JAJSOA9A March   2022  – October 2022 INA851

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 説明
  4. Revision History
  5. Related Products
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Typical Characteristics
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Adjustable Gain Setting
        1. 8.3.1.1 Gain Drift
      2. 8.3.2 Offset Voltage
      3. 8.3.3 Input Common-Mode Range
      4. 8.3.4 Input Protection
      5. 8.3.5 Output Clamping
      6. 8.3.6 Low Noise
    4. 8.4 Device Functional Modes
  9. Application and Implementation
    1. 9.1 Application Information
      1. 9.1.1 Output Common-Mode Pin
      2. 9.1.2 Output-Stage Gain Selection and Noise-Gain Shaping
      3. 9.1.3 Input Bias Current Return Path
      4. 9.1.4 Thermal Effects due to Power Dissipation
    2. 9.2 Typical Applications
      1. 9.2.1 Three-Pin Programmable Logic Controller (PLC)
        1. 9.2.1.1 Design Requirements
        2. 9.2.1.2 Detailed Design Procedure
        3. 9.2.1.3 アプリケーション曲線
      2. 9.2.2 20-Bit, 1-MSPS ADS8900B Driver Circuit With FDA Noise Filter
        1. 9.2.2.1 Design Requirements
        2. 9.2.2.2 Application Curves
      3. 9.2.3 24-Bit, 200 kSPS, Delta-Sigma ADS127L11 ADC Driver Circuit With FDA Noise Filter
        1. 9.2.3.1 Design Requirements
        2. 9.2.3.2 Application Curves
    3. 9.3 Power Supply Recommendations
    4. 9.4 Layout
      1. 9.4.1 Layout Guidelines
      2. 9.4.2 Layout Example
  10. 10Device and Documentation Support
    1. 10.1 Device Support
      1. 10.1.1 Development Support
        1. 10.1.1.1 PSpice® for TI
        2. 10.1.1.2 TINA-TI™シミュレーション・ソフトウェア (無償ダウンロード)
    2. 10.2 Documentation Support
      1. 10.2.1 Related Documentation
    3. 10.3 Receiving Notification of Documentation Updates
    4. 10.4 サポート・リソース
    5. 10.5 Trademarks
    6. 10.6 Electrostatic Discharge Caution
    7. 10.7 Glossary
  11. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

説明

INA851 は、業界初の完全差動出力を備えた高精度計測アンプです。このデバイスは、完全差動入力を持つ最新の高性能 A/D コンバータ (ADC) の入力駆動用に最適化されています。INA851 は、非常に広い範囲の単一電源またはデュアル電源電圧で動作します。出力段のゲインは、2 本のピンを短絡させると 0.2 に設定され、フローティングにすると 1 に設定されます。1 個の外付け抵抗により、1~10,000 の範囲で任意の入力段ゲインを設定できます。

INA851 は、スーパーベータ入力トランジスタを採用したことにより、同じクラスの他のアンプと比較すると、非常に低い入力バイアス電流および入力換算電流ノイズを実現しています。最新の製造プロセスにより、非常に低い電圧ノイズ、入力オフセット電圧、オフセット電圧ドリフトが得られます。追加の回路により、電源電圧を最大 ±40V 上回る過電圧からデバイス入力を保護します。デバイス出力にはクランプ回路が内蔵され、オーバードライブによる損傷から ADC または下流のデバイスを保護します。

このデバイスは、最小 8V から最大 36V までの単一電源、または ±4V から ±18V までのデュアル電源で動作するように設計されています。

パッケージ情報
部品番号 パッケージ (1) 本体サイズ (公称)
INA851 RGT (VQFN、16) 3.00mm × 3.00mm
利用可能なパッケージについては、データシートの末尾にあるパッケージ・オプションについての付録を参照してください。
INA851 の ADC ドライバ・アプリケーション