JAJS814F August   2000  – February 2024 LMC6492 , LMC6494

PRODUCTION DATA  

  1.   1
  2. 1特長
  3. 2アプリケーション
  4. 3概要
  5. 4ピン構成および機能
  6. 5仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性
    6. 5.6 代表的特性
  7. 6アプリケーションと実装
    1. 6.1 アプリケーション情報
      1. 6.1.1 入力同相電圧範囲
      2. 6.1.2 レール ツー レール出力
      3. 6.1.3 入力容量の補償
      4. 6.1.4 容量性負荷の許容誤差
    2. 6.2 代表的なアプリケーション
      1. 6.2.1 アプリケーション回路
    3. 6.3 レイアウト
      1. 6.3.1 レイアウトのガイドライン
        1. 6.3.1.1 高インピーダンス回路のためのプリント基板のレイアウト
  8. 7デバイスおよびドキュメントのサポート
    1. 7.1 デバイス サポート
      1. 7.1.1 開発サポート
        1. 7.1.1.1 SPICE マクロモデル
        2. 7.1.1.2 PSpice® for TI
        3. 7.1.1.3 TINA-TI™シミュレーション・ソフトウェア (無償ダウンロード)
        4. 7.1.1.4 DIP アダプタ評価基板
        5. 7.1.1.5 DIYAMP-EVM
        6. 7.1.1.6 TI のリファレンス・デザイン
        7. 7.1.1.7 フィルタ設計ツール
    2. 7.2 ドキュメントの更新通知を受け取る方法
    3. 7.3 サポート・リソース
    4.     商標
    5. 7.4 静電気放電に関する注意事項
    6. 7.5 用語集
  9. 8改訂履歴
  10. 9メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • D|14
サーマルパッド・メカニカル・データ
発注情報

DIP アダプタ評価基板

DIP アダプタ評価基板は、オペアンプの迅速なプロトタイプ製作とテストを可能にする評価基板です。小型の表面実装デバイスとのインターフェイスを迅速、容易、低コストで実現します。付属の Samtec 端子ストリップか、直接配線により既存の回路へサポートされているオペアンプを接続します。DIP アダプタ評価基板キットは、以下の業界標準パッケージをサポートしています。D または U (SOIC-8)、PW (TSSOP-8)、DGK (VSSOP-8)、DBV (SOT-23-6、SOT-23-5、および SOT-23-3)、DCK (SC70-6 および SC70-5)、および DRL (SOT563-6)。