JAJSQJ4A february   2023  – june 2023 MSPM0G1106 , MSPM0G1107

ADVANCE INFORMATION  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. 機能ブロック図
  6. 製品比較
  7. ピン構成および機能
    1. 6.1 ピン配置図
    2. 6.2 ピン属性
    3. 6.3 信号の説明
    4. 6.4 未使用ピンの接続
  8. 仕様
    1. 7.1  絶対最大定格
    2. 7.2  ESD 定格
    3. 7.3  推奨動作条件
    4. 7.4  熱に関する情報
    5. 7.5  電源電流特性
      1. 7.5.1 RUN / SLEEP モード
      2. 7.5.2 STOP / STANDBY モード
      3. 7.5.3 SHUTDOWN モード
    6. 7.6  電源シーケンス
      1. 7.6.1 POR および BOR
      2. 7.6.2 電源ランプ
    7. 7.7  フラッシュ・メモリの特性
    8. 7.8  タイミング特性
    9. 7.9  クロック仕様
      1. 7.9.1 システム発振器 (SYSOSC)
      2. 7.9.2 低周波数発振器 (LFOSC)
      3. 7.9.3 システム・フェーズ・ロック・ループ (SYSPLL)
      4. 7.9.4 低周波数クリスタル / クロック
      5. 7.9.5 高周波数クリスタル / クロック
    10. 7.10 デジタル IO
      1. 7.10.1 電気的特性
      2. 7.10.2 スイッチング特性
    11. 7.11 アナログ・マルチプレクサ VBOOST
    12. 7.12 ADC
      1. 7.12.1 電気的特性
      2. 7.12.2 スイッチング特性
      3. 7.12.3 直線性パラメータ
      4. 7.12.4 代表的な接続図
    13. 7.13 温度センサ
    14. 7.14 VREF
      1. 7.14.1 電圧特性
      2. 7.14.2 電気的特性
    15. 7.15 GPAMP
      1. 7.15.1 電気的特性
      2. 7.15.2 スイッチング特性
    16. 7.16 I2C
      1. 7.16.1 I2C のタイミング図
      2. 7.16.2 I2C 特性
      3. 7.16.3 I2C フィルタ
    17. 7.17 SPI
      1. 7.17.1 SPI
      2. 7.17.2 SPI のタイミング図
    18. 7.18 UART
    19. 7.19 TIMx
    20. 7.20 エミュレーションおよびデバッグ
      1. 7.20.1 SWD タイミング
  9. 詳細説明
    1. 8.1  CPU
    2. 8.2  動作モード
      1. 8.2.1 動作モード別の機能 (MSPM0G110x)
    3. 8.3  パワー・マネージメント・ユニット (PMU)
    4. 8.4  クロック・モジュール (CKM)
    5. 8.5  DMA
    6. 8.6  イベント
    7. 8.7  メモリ
      1. 8.7.1 メモリ構成
      2. 8.7.2 ペリフェラル・ファイル・マップ
      3. 8.7.3 ペリフェラルの割り込みベクタ
    8. 8.8  フラッシュ・メモリ
    9. 8.9  SRAM
    10. 8.10 GPIO
    11. 8.11 IOMUX
    12. 8.12 ADC
    13. 8.13 温度センサ
    14. 8.14 VREF
    15. 8.15 GPAMP
    16. 8.16 CRC
    17. 8.17 UART
    18. 8.18 I2C
    19. 8.19 SPI
    20. 8.20 WWDT
    21. 8.21 RTC
    22. 8.22 タイマ (TIMx)
    23. 8.23 デバイスのアナログ接続
    24. 8.24 入力 / 出力の回路図
    25. 8.25 シリアル・ワイヤ・デバッグ・インターフェイス
    26. 8.26 ブート・ストラップ・ローダ (BSL)
    27. 8.27 デバイス・ファクトリ定数
    28. 8.28 識別
  10. アプリケーション、実装、およびレイアウト
    1. 9.1 代表的なアプリケーション
      1. 9.1.1 回路図
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 入門と次のステップ
    2. 10.2 デバイス命名規則
    3. 10.3 ツールとソフトウェア
    4. 10.4 ドキュメントのサポート
    5. 10.5 サポート・リソース
    6. 10.6 商標
    7. 10.7 静電気放電に関する注意事項
    8. 10.8 用語集
  12. 11メカニカル、パッケージ、および注文情報
  13. 12改訂履歴

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

動作モード別の機能 (MSPM0G110x)

各動作モードでサポートされている機能を 表 8-1 に示します。

機能キー:

  • EN:その機能は、指定されたモードでイネーブルされます。
  • DIS:その機能は、指定されたモードでディセーブル (クロックと電源のどちらかが遮断) されますが、その機能の設定は保持されます。
  • OPT:その機能は、指定されたモードでは任意であり、イネーブルに設定されている場合はイネーブルのままです。
  • NS:その機能は、指定されたモードで自動的にはディセーブルになりませんが、サポートされていません。
  • OFF:その機能は、指定されたモードで完全に電源がオフになり、設定情報は保持されません。OFF 状態からウェークアップするときは、アプリケーション・ソフトウェアですべてのモジュール・レジスタを所望の設定に再構成する必要があります。
表 8-1 動作モード別のサポートされている機能
動作モード RUN SLEEP STOP STANDBY SHUTDOWN
RUN0 RUN1 RUN2 SLEEP0 SLEEP1 SLEEP2 STOP0 STOP1 STOP2 STANDBY0 STANDBY1
発振器 SYSOSC EN EN DIS EN EN DIS OPT(1) EN DIS DIS DIS OFF
LFOSC または LFXT EN (LFOSC または LFXT) OFF
HFXT OPT DIS DIS OPT DIS DIS DIS DIS DIS DIS DIS OFF
SYSPLL OPT DIS DIS OPT DIS DIS DIS DIS DIS DIS DIS OFF
クロック CPUCLK 80M 32k 32k DIS OFF
MCLK から PD1 へ 80M 32k 32k 80M 32k 32k DIS OFF
ULPCLK から PD0 へ 40M 32k 32k 40M 32k 32k 4M(1) 4M 32k DIS OFF
ULPCLK から TIMG0、TIMG8 へ 40M 32k 32k 40M 32k 32k 4M(1) 4M 32k OFF
RTCCLK 32kHz OFF
MFCLK OPT DIS OPT DIS OPT DIS OFF
MFPCLK OPT DIS OPT DIS OPT DIS OFF
LFCLK 32k DIS OFF
LFCLK から TIMG0、TIMG8 へ 32k OFF
LFCLK モニタ OPT OFF
MCLK モニタ OPT DIS OFF
PMU POR モニタ EN
BOR モニタ EN OFF
コア・レギュレータ 高駆動能力 中駆動能力 低駆動能力 OFF
コア機能 CPU EN DIS OFF
DMA OPT DIS (トリガをサポート) OFF
フラッシュ EN DIS OFF
SRAM EN DIS OFF
PD1 ペリフェラル CRC OPT DIS OFF
UART3 OPT OFF
SPI0、SPI1 OPT OFF
TIMA0、TIMA1 OPT OFF
TIMG6、TIMG7 OPT OFF
TIMG12 OPT OFF
PD0 ペリフェラル TIMG0、TIMG8 OPT OFF
RTC OPT OFF
UART0、UART1、UART2 OPT OPT(2) OFF
I2C0、I2C1 OPT OPT(2) OFF
GPIOA、GPIOB(3) OPT OPT(2) OFF
WWDT0、WWDT1 OPT DIS OFF
アナログ
ADC0、ADC1(3) OPT NS (トリガをサポート) OFF
GPAMP OPT NS OFF
IOMUX および IO ウェークアップ EN DIS (ウェーク付き)
ウェーク源 該当なし 任意の IRQ PD0 IRQ IOMUX、NRST、SWD
RUN1 から STOP0 に遷移した場合 (SYSOSC がイネーブルで、MCLK は LFCLK から供給)、RUN1 のときと同様に SYSOSC はイネーブルに維持され、ULPCLK は 32kHz に維持されます。RUN2 から STOP0 に遷移した場合 (SYSOSC がディセーブルで、MCLK は LFCLK から供給)、RUN2 のときと同様に SYSOSC はディセーブルに維持され、ULPCLK は 32kHz に維持されます。
STANDBY に STANDBY1 のポリシーを使用する場合、TIMG0/8 と RTC のみがクロック駆動されます。その他の PD0 ペリフェラルは、外部アクティビティが発生した際に非同期高速クロック要求を生成できますが、アクティブにクロック供給されません。
ADCx および GPIO ポート A および B については、デジタル・ロジックは PD0 にあり、レジスタ・インターフェイスは PD1 にあります。これらのペリフェラルは、PD1 がアクティブな場合には、高速シングルサイクル・レジスタ・アクセスをサポートし、また、STANDBY モードになるまでに PD0 がまだアクティブなときには、基本動作もサポートします。