JAJSHP2D December   2015  – August 2021 OPA191 , OPA2191 , OPA4191

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. ピン構成および機能
  6. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報:OPA191
    5. 6.5 熱に関する情報:OPA2191
    6. 6.6 熱に関する情報:OPA4191
    7. 6.7 電気的特性:VS = ±4V~±18V (VS = 8V~36V)
    8. 6.8 電気的特性:VS = ±2.25V~±4V (VS = 4.5V~8V)
    9. 6.9 代表的特性
  7. パラメータ測定情報
    1. 7.1 入力オフセット電圧ドリフト
  8. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1 入力保護回路
      2. 8.3.2 EMI 除去
      3. 8.3.3 位相反転の防止
      4. 8.3.4 過熱保護動作
      5. 8.3.5 容量性負荷および安定度
      6. 8.3.6 同相電圧範囲
      7. 8.3.7 電気的オーバーストレス
      8. 8.3.8 過負荷からの回復
    4. 8.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 9.1 アプリケーション情報
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 ローサイド電流測定
        1. 9.2.1.1 設計要件
        2. 9.2.1.2 詳細な設計手順
        3. 9.2.1.3 アプリケーション曲線
      2. 9.2.2 16 ビット高精度多重化データ収集システム
        1. 9.2.2.1 設計要件
        2. 9.2.2.2 詳細な設計手順
      3. 9.2.3 スルーレート制限による入力保護
  10. 10電源に関する推奨事項
  11. 11レイアウト
    1. 11.1 レイアウトのガイドライン
    2. 11.2 レイアウト例
  12. 12デバイスおよびドキュメントのサポート
    1. 12.1 デバイスのサポート
      1. 12.1.1 開発サポート
        1. 12.1.1.1 TINA-TI™ シミュレーション・ソフトウェア (無償ダウンロード)
        2. 12.1.1.2 TI Precision Designs
    2. 12.2 ドキュメントのサポート
      1. 12.2.1 関連資料
    3. 12.3 Receiving Notification of Documentation Updates
    4. 12.4 サポート・リソース
    5. 12.5 商標
    6. 12.6 Electrostatic Discharge Caution
    7. 12.7 Glossary
  13. 13メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

ピン構成および機能

GUID-66EE3B20-D24F-484A-8480-2D70770EED38-low.gif図 5-1 OPA191 DBV (5 ピン SOT) パッケージ、
上面図
GUID-24EA4D66-134E-4728-9068-F32AB4CBD320-low.gif図 5-2 OPA191 D (8 ピン SOIC) パッケージおよび
DGK (8 ピン VSSOP) パッケージ、上面図
ピンの機能:OPA191
ピン I/O 説明
名称 OPA191
D (SOIC)、
DGK (VSSOP)
DBV (SOT)
+IN 3 3 I 非反転入力
–IN 2 4 I 反転入力
NC 1、5、8 内部接続なし (フローティングのままでも可)
OUT 6 1 O 出力
V+ 7 5 正 (最高) 電源
V– 4 2 負 (最低) 電源
GUID-B557BF49-E24B-4A27-837D-9296AF6FFE5E-low.gif図 5-3 OPA2191 D (8 ピン SOIC) および
DGK (8 ピン VSSOP) パッケージ、上面図
GUID-6FB4124F-F4AF-49A4-ABAF-8888D1353400-low.gif図 5-4 OPA4191 D (14 ピン SOIC) および
PW (14 ピン TSSOP) パッケージ、上面図
GUID-4D00CD7D-EC54-4BEB-BB4D-098CAD055922-low.gif図 5-5 OPA4191 RUM (16 ピン WQFN、露出サーマル・パッド付き) パッケージ、上面図
ピンの機能:OPA2191 および OPA4191
ピン I/O 説明
名称 OPA2191 OPA4191
D (SOIC)、
DGK (VSSOP)
D (SOIC)、
PW (TSSOP)
RUM (QFN)
+IN A 3 3 2 I 非反転入力、チャネル A
+IN B 5 5 4 I 非反転入力、チャネル B
+IN C 10 9 I 非反転入力、チャネル C
+IN D 12 11 I 非反転入力、チャネル D
–IN A 2 2 1 I 反転入力、チャネル A
–IN B 6 6 5 I 反転入力、チャネル B
–IN C 9 8 I 反転入力、チャネル C
–IN D 13 12 I 反転入力、チャネル D
OUT A 1 1 15 O 出力、チャネル A
OUT B 7 7 6 O 出力、チャネル B
OUT C 8 7 O 出力、チャネル C
OUT D 14 14 O 出力、チャネル D
V+ 8 4 3 正 (最高) 電源
V– 4 11 10 負 (最低) 電源