JAJSGX0I February   2019  – August 2021 OPA2990 , OPA4990 , OPA990

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. ピン構成と機能
  6. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 シングル・チャネルの熱に関する情報
    5. 6.5 デュアル・チャネルの熱に関する情報
    6. 6.6 クワッド・チャネルの熱に関する情報
    7. 6.7 電気的特性
    8. 6.8 代表的特性
  7. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1  入力保護回路
      2. 7.3.2  EMI 除去
      3. 7.3.3  過熱保護動作
      4. 7.3.4  容量性負荷および安定度
      5. 7.3.5  同相電圧範囲
      6. 7.3.6  位相反転の防止
      7. 7.3.7  電気的オーバーストレス
      8. 7.3.8  過負荷からの回復
      9. 7.3.9  代表的な仕様と分布
      10. 7.3.10 露出サーマル・パッド付きパッケージ
      11. 7.3.11 シャットダウン
    4. 7.4 デバイスの機能モード
  8. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 高電圧のバッファ付きマルチプレクサ
      2. 8.2.2 スルーレート制限による入力保護
  9. 電源に関する推奨事項
  10. 10レイアウト
    1. 10.1 レイアウトのガイドライン
    2. 10.2 レイアウト例
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 デバイスのサポート
      1. 11.1.1 開発サポート
        1. 11.1.1.1 TINA-TI (無料のダウンロード・ソフトウェア)
    2. 11.2 ドキュメントのサポート
      1. 11.2.1 関連資料
    3. 11.3 Receiving Notification of Documentation Updates
    4. 11.4 サポート・リソース
    5. 11.5 商標
    6. 11.6 Electrostatic Discharge Caution
    7. 11.7 Glossary
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

電気的特性

VS = (V+) - (V-) = 2.7V~40V (±1.35V~±20V)、TA = 25℃、RL = 10kΩを VS / 2 に接続、VCM = VS / 2、VOUT = VS / 2 の場合 (特に記述のない限り)。
パラメータ テスト条件 最小値 標準値 最大値 単位
オフセット電圧
VOS 入力オフセット電圧 VCM = V- ±0.3 ±1.5 mV
TA = -40℃~125℃ ±1.75
dVOS/dT 入力オフセット電圧ドリフト TA = -40℃~125℃ ±0.6 μV/℃
PSRR 入力オフセット電圧と電源との関係 VCM = V-、VS = 4V~40V TA = -40℃~125℃ ±0.1 ±1.3 μV/V
VCM = V-、VS = 2.7V~40V(2) ±0.75 ±6.6
チャネル・セパレーション f = 0Hz 5 µV/V
入力バイアス電流
IB 入力バイアス電流 ±10 pA
IOS 入力オフセット電流 ±5 pA
ノイズ
EN 入力電圧ノイズ f = 0.1Hz~10Hz   6 µVPP
  1   μVRMS
en 入力電圧ノイズ密度 f = 1kHz 30   nV/√Hz
f = 10kHz   28  
iN 入力電流ノイズ f = 1kHz   2   fA/√Hz
入力電圧範囲
VCM 同相電圧範囲 (V-) - 0.2 (V+) + 0.2 V
CMRR 同相信号除去比 VS = 40V、(V-) - 0.1V < VCM < (V+) - 2V (PMOS ペア) TA = -40℃~125℃ 100 115 dB
VS = 4V、(V-) - 0.1V < VCM < (V+) - 2V (PMOS ペア) 75 90
VS = 2.7V、(V-) - 0.1V < VCM < (V+) - 2V (PMOS ペア)(2) 70 90
VS = 2.7V~40V、(V+) - 1V < VCM < (V+) + 0.1V (NMOS ペア) 80
(V+) - 2V < VCM < (V+) - 1V 「代表的特性」セクションの「オフセット電圧 (遷移領域)」を参照してください
入力容量
ZID 差動 540 || 3 GΩ || pF
ZICM 同相 6 || 1 TΩ || pF
開ループ・ゲイン
AOL 開ループ電圧ゲイン VS = 40V、VCM = VS / 2、
(V-) + 0.1V < VO < (VCC+) - 0.1V
120 145 dB
TA = -40℃~125℃ 142
VS = 4V、VCM = VS / 2、
(V-) + 0.1V < VO < (VCC+) - 0.1V
104 130
TA = -40℃~125℃ 125
VS = 2.7V、VCM = VS / 2、
(V-) + 0.1V < VO < (VCC+) - 0.1V(2)
101 118 dB
TA = -40℃~125℃ 117 dB
周波数特性
GBW ゲイン帯域幅積 1.1 MHz
SR スルーレート VS = 40V、G = +1、CL = 20pF 4.5 V/μs
tS セトリング・タイム 0.1% まで、VS = 40V、VSTEP = 10V、G = +1、CL = 20pF 4 µs
0.1% まで、VS = 40V、VSTEP = 2V、G = +1、CL = 20pF 2
0.01% まで、VS = 40V、VSTEP = 10V、G = +1、CL = 20pF 5
0.01% まで、VS = 40V、VSTEP = 2V、G = +1、CL = 20pF 3
位相マージン G = +1、RL = 10kΩ、CL = 20pF 60 °
過負荷復帰時間 VIN × ゲイン > VS 600 ns
THD+N 全高調波歪 + ノイズ VS = 40V、VO = 1VRMS、G = 1、f = 1kHz 0.00162%
出力
  レールからの電圧出力スイング 正および負のレールの
ヘッドルーム
VS = 40V、RL=無負荷   2 mV
VS = 40V、RL = 10kΩ   45 60
VS = 40V、RL = 2kΩ   200 300
VS = 2.7V、RL=無負荷   1
VS = 2.7V、RL = 10kΩ   5 20
VS = 2.7V、RL = 2kΩ   25 50
ISC 短絡電流 ±80 mA
CLOAD 容量性負荷ドライブ 「代表的特性」セクションの「小信号オーバーシュートと容量性負荷との関係」を参照してください
ZO 開ループ出力インピーダンス f = 1MHz、IO = 0A 575 Ω
電源
IQ アンプごとの静止電流 OPA2990、OPA4990、IO = 0A 120 150 µA
TA = -40℃~125℃ 160
OPA990、IO = 0A 130 170
TA = -40℃~125℃ 175
ターンオン時間 TA = 25℃、VS = 40V、VS のランプ・レート> 0.3V/μs の場合
40 μs
シャットダウン
IQSD アンプごとの静止電流 VS = 2.7V~40V、すべてのアンプがディセーブル、SHDN = V- + 2V 20 30 µA
ZSHDN シャットダウン時の出力インピーダンス VS = 2.7V~40V、アンプがディセーブル、SHDN = V- + 2V 10 || 12 GΩ || pF
VIH ロジック High スレッショルド電圧 (アンプがディセーブル) 有効な入力が High の場合、SHDN ピンの電圧は最大スレッショルドより高く、かつ (V-) + 20V 以下の必要があります (V-) + 0.8 (V-) + 1.1 V
VIL ロジック Low スレッショルド電圧 (アンプがイネーブル) 有効な入力が Low の場合、SHDN ピンの電圧は最小スレッショルドより低く、かつ V- 以上の必要があります (V-) + 0.2 (V-) + 0.8 V
tON アンプのイネーブル時間 (1) G = +1、VCM = V-、VO = 0.1 × VS / 2 11 µs
tOFF アンプのディスエーブル時間(1) VCM = V-、VO = VS / 2  2.5 µs
SHDN ピンの入力バイアス電流 (ピンごとの) VS = 2.7V~40V、(V-) + 20V ≧ SHDA ≧ (V-) + 0.9V 500 nA
VS = 2.7V~40V、(V-) ≦ SHDN ≦ (V-) + 0.7V 150
ディセーブル時間 (tOFF) とイネーブル時間 (tON) は、SHDN ピンに印加される信号の 50% ポイントと、出力電圧が 10% (ディセーブル) または 90% (イネーブル) レベルに達する時点との間の時間間隔として定義されます。
特性のみで規定されています。