JAJSGK7C December   2018  – September 2020 SN74AXCH1T45

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Operating Characteristics: TA = 25°C
    7. 6.7 Typical Characteristics
  7. Parameter Measurement Information
    1. 7.1 Load Circuit and Voltage Waveforms
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Standard CMOS Inputs
      2. 8.3.2 Balanced High-Drive CMOS Push-Pull Outputs
      3. 8.3.3 Partial Power Down (Ioff)
      4. 8.3.4 VCC Isolation
      5. 8.3.5 Over-voltage Tolerant Inputs
      6. 8.3.6 Negative Clamping Diodes
      7. 8.3.7 Fully Configurable Dual-Rail Design
      8. 8.3.8 Supports High-Speed Translation
      9. 8.3.9 Bus-Hold Data Inputs
    4. 8.4 Device Functional Modes
  9. Application and Implementation
    1. 9.1 Application Information
      1. 9.1.1 Enable Times
    2. 9.2 Typical Applications
      1. 9.2.1 Interrupt Request Application
        1. 9.2.1.1 Design Requirements
        2. 9.2.1.2 Detailed Design Procedure
        3. 9.2.1.3 Application Curve
      2. 9.2.2 Universal Asynchronous Receiver-Transmitter (UART) Interface Application
        1. 9.2.2.1 Design Requirements
        2. 9.2.2.2 Detailed Design Procedure
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  12. 12Device and Documentation Support
    1. 12.1 Documentation Support
    2. 12.2 Receiving Notification of Documentation Updates
    3. 12.3 Support Resources
    4. 12.4 Trademarks
    5. 12.5 静電気放電に関する注意事項
    6. 12.6 Glossary
  13. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

SN74AXCH1T45 は、別々に構成可能な 2 本の電源レールを採用したシングル・ビットの非反転バス・トランシーバです。このデバイスは、VCCA 電源と VCCB 電源の両方が最低 0.65V で動作します。A ポートは VCCA (0.65V~3.6V の任意の電圧を入力できます) に追従するように設計されています。同様に B ポートは VCCB (0.65V~3.6V の任意の電圧を入力できます) に追従するように設計されています。さらに、SN74AXCH1T45 は単一電源システムにも対応しています。

信号伝搬の方向は DIR ピンを使用して制御します。DIR ピンを HIGH に設定するとポート A からポート B への変換になり、DIR ピンを LOW に設定するとポート B からポート A への変換になります。DIR ピンは VCCA を基準とすることから、そのロジック HIGH とロジック LOW のスレッショルドは VCCA に追従します。

アクティブなバス・ホールド回路により、使用されていない、または駆動されていない入力を有効なロジック状態に保持します。プルアップまたはプルダウン抵抗とバス・ホールド回路との併用は推奨しません。VCCA または VCCB に電源が存在する場合、方向制御ピンの状態とは関係なく、バス・ホールド回路はそれぞれ A または B 入力でアクティブ状態を維持します。

このデバイスは、Ioff 電流を使用する部分的パワーダウン・アプリケーション用に完全に動作が規定されています。Ioff 保護回路により、電源切断時に入力、出力、複合 I/O は指定の電圧にバイアスされ、それらとの間に過剰な電流が流れることはありません。

VCC 絶縁機能により、VCCA と VCCB のどちらかが 100mV を下回ると、両方の出力がディスエーブルになり、両方の I/O ポートが高インピーダンス状態になります。

グリッチの発生しない電源シーケンシングにより、堅牢な電源シーケンシング性能が得られると同時に、どちらの電源レールも任意の順序で電源オン / オフできます。

製品情報
部品番号パッケージ(1)本体サイズ (公称)
SN74AXCH1T45DBVSOT-23 (6)2.90mm × 1.60mm
SN74AXCH1T45DCKSC70 (6)2.00mm × 1.25mm
SN74AXCH1T45DTQX2SON (6)1.00mm × 0.80mm
SN74AXCH1T45DRYSON (6)1.40mm × 1.00mm
利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-A88F8783-C48F-4D9B-A797-D0C403C72402-low.gif機能ブロック図