JAJSXA9
September 2025
SN74LV8T574-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
4
3
説明
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
熱に関する情報
5.4
推奨動作条件
5.5
電気的特性
5.6
タイミング特性
5.7
スイッチング特性
5.8
ノイズ特性
5.9
代表的特性
6
パラメータ測定情報
7
詳細説明
7.1
概要
7.2
機能説明
7.2.1
平衡化された CMOS 3 ステート出力
7.2.2
既知のパワーアップ状態でのラッチ論理
7.2.3
LVxT 拡張入力電圧
7.2.3.1
昇圧変換
7.2.3.2
降圧変換
7.2.4
ウェッタブル フランク
7.2.5
クランプ ダイオード構造
7.3
機能ブロック図
7.4
デバイスの機能モード
8
アプリケーションと実装
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
設計要件
8.2.1.1
電源に関する考慮事項
8.2.1.2
入力に関する考慮事項
8.2.1.3
出力に関する考慮事項
8.2.2
詳細な設計手順
8.2.3
アプリケーション曲線
8.3
電源に関する推奨事項
8.4
レイアウト
8.4.1
レイアウトのガイドライン
8.4.2
レイアウト例
9
デバイスおよびドキュメントのサポート
9.1
ドキュメントのサポート
9.1.1
関連資料
9.2
ドキュメントの更新通知を受け取る方法
9.3
サポート・リソース
9.4
商標
9.5
静電気放電に関する注意事項
9.6
用語集
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DGS|20
MPSS137
PW|20
MPDS362A
RKS|20
MPQF266C
サーマルパッド・メカニカル・データ
発注情報
jajsxa9_oa
8.4
レイアウト