JAJSNP3A January 2024 – March 2025 TAC5412-Q1
PRODUCTION DATA
| パラメータ | テスト条件 | 最小値 | 公称値 | 最大値 | 単位 | ||
|---|---|---|---|---|---|---|---|
| LINE/MIC 入力録音用 ADC 性能 | |||||||
| 差動入力のフルスケール DC 信号電圧 | AC 結合入力、入力故障診断はサポートされていません | 10 | VRMS | ||||
| DC 結合入力、DC 同相電圧 INxP = INxM = 7.2V、入力故障診断をサポート | |||||||
| シングルエンド入力のフルスケール DC 信号電圧 | AC 結合入力、入力故障診断はサポートされていません | 5 | VRMS | ||||
| DC 結合入力、DC 同相電圧 INxP = INxM = 7.2V、入力故障診断をサポート | |||||||
| SNR | 信号対雑音比、A 特性補正(1)(2) | IN1x 差動 AC 結合入力および AC 信号 、 グランド短絡、0dB チャネル ゲイン |
100 | 112 | dB | ||
IN1x 差動 DC 結合入力および AC 信号 、 グランド短絡、0dB チャネル ゲイン |
112 | ||||||
| SNR | 信号対雑音比、A 特性補正(1)(2) | IN1x 差動 AC 結合入力および AC 信号 、 グランド短絡、12dB チャネル ゲイン |
100 | dB | |||
IN1x 差動 DC 結合入力および AC 信号 、 グランド短絡、12dB チャネル ゲイン |
100 | ||||||
| SNR | 信号対雑音比、A 特性補正(1)(2) | 広帯域モード(3):IN1x 差動 AC 結合または DC 結合入力およびグランド短絡された AC 信号、0dB チャネル ゲイン (20kHz まで統合される) | 101 | dB | |||
| 信号対雑音比 | 広帯域モード(3):IN1x 差動 AC 結合または DC 結合入力およびグランド短絡された AC 信号、0dB チャネル ゲイン (85kHz まで積分) | 90 | |||||
| SNR | 信号対雑音比、A 特性補正(1)(2) | パワー チューン モード(4):IN1x 差動 AC 結合入力および AC 信号、 グランド短絡、0dB チャネル ゲイン | 104 | dB | |||
| パワー チューン モード(4):IN1x 差動 DC 結合入力および AC 信号、 グランド短絡、0dB チャネル ゲイン | 104 | ||||||
| SNR | 信号対雑音比、A 特性補正(1)(2) | IN1x シングルエンド AC 結合入力および AC 信号 、 グランド短絡、0dB チャネル ゲイン |
106 | dB | |||
| DR | ダイナミック レンジ、A 特性補正(2) | IN1x 差動 AC 結合入力 –60dBFS AC 信号入力、0dB チャネル ゲイン |
100 | 112 | dB | ||
IN1x 差動 DC 結合入力–60dBFS AC 信号入力、0dB チャネル ゲイン |
112 | ||||||
| DR | ダイナミック レンジ、A 特性補正(2) | IN1x 差動 AC 結合入力–72dBFS AC 信号入力、12dB チャネル ゲイン |
100 | dB | |||
IN1x 差動 DC 結合入力–72dBFS AC 信号入力、12dB チャネル ゲイン |
100 | ||||||
| DR | ダイナミック レンジ、A 特性補正(2) | パワー チューン モード(4):IN1x 差動 AC 結合入力–60dBFS AC 信号入力、0dB チャネル ゲイン | 104 | dB | |||
| パワー チューン モード(4):IN1x 差動 DC 結合入力–60dBFS AC 信号入力、0dB チャネル ゲイン | 104 | ||||||
| DR | ダイナミック レンジ、A 特性補正(2) | IN1x シングルエンド AC 結合入力 –60dBFS AC 信号入力、0dB チャネル ゲイン |
106 | dB | |||
| THD+N | 全高調波歪(2) | IN1x 差動 AC 結合入力–13dBFS AC 信号入力、12dB チャネル ゲイン | -95 | dB | |||
| IN1x 差動 DC 結合入力–13dBFS AC 信号入力、12dB チャネル ゲイン | -95 | ||||||
| IN1x 差動 AC 結合入力–1dBFS AC 信号入力、0dB チャネル ゲイン | -99 | -80 | |||||
| IN1x 差動 DC 結合入力–1dBFS AC 信号入力、0dB チャネル ゲイン | -95 | ||||||
| ADC のその他のパラメータ | |||||||
| AC 入力インピーダンス | 入力ピン INxP または INxM | 34 | kΩ | ||||
| デジタル ボリューム制御範囲 | 0.5dB ステップでプログラム可能 | -80 | 47 | dB | |||
| 入力信号帯域幅 | 最大 192KSPS の FS レート | 0.46 | FS | ||||
| >192KSPS | 85 | kHz | |||||
| 出力データのサンプル レート | プログラム可能 | 4 | 768 | kHz | |||
| 出力データ サンプルのワード長 | プログラム可能 | 16 | 32 | ビット | |||
| デジタル ハイパス フィルタのカットオフ周波数 | プログラム可能な係数を持つ 1 次 IIR フィルタ、–3dB ポイント (デフォルト設定) | 1 | Hz | ||||
| チャネル間絶縁 | 非測定チャネルへの –1dBFS AC 信号ライン差動入力 | -134 | dB | ||||
| チャネル間ゲインのミスマッチ | –6dBFS AC信号ライン入力差動入力、1kHz正弦波信号、0dB チャンネル ゲイン | ±0.1 | dB | ||||
| チャネル間位相のミスマッチ | –6dBFS AC 信号ライン入力差動入力、1kHz 正弦波信号 | ±0.01 | 度 | ||||
| PSRR | 電源除去比 | AVDD に 100mVPP、1kHz の正弦波信号を入力、差動入力、チャネル ゲインは 0dB | 92 | dB | |||
| CMRR | 同相除去比 | 差動 DC 結合入力、0dB チャンネルゲイン、 –6dBFS AC入力、両ピン1kHz信号および 出力時の測定レベル |
80 | dB | |||
| マイク バイアス | |||||||
| MICBIAS ノイズ | BW = 20 Hz から 20 kHz、A 特性補正、MICBIAS と AVSS の間に 1µF コンデンサを接続 | 20 | μVRMS | ||||
| MICBIAS 電圧 | 0.5V ステップでプログラム可能 | 3 | 10 | V | |||
| MICBIAS 電流ドライブ | MICBIAS の電圧は10V | 30 | mA | ||||
| MICBIAS 負荷制御 | MICBIAS 電圧 10V、最大負荷まで測定 | 0 | 1 | % | |||
| MICBIAS の過電流保護スレッショルド | MICBIAS の電圧は10V | 32 | mA | ||||
| 入力診断 | |||||||
| 故障モニタリングの反復率 | プログラム可能な DC 結合入力 | 1 | 4 | 8 | ms | ||
| 故障応答時間 | 故障モニタリング反復レート 4ms、DC結合入力 | 16 | ms | ||||
| (INxx – AVSS) 入力がグランドに短絡した場合のスレッショルド電圧 | 60mV ステップでプログラム可能、DC結合入力 | 0 | 900 | mV | |||
| (INxP–INxM)入力が相互短絡した場合のスレッショルド電圧 | 30mV ステップでプログラム可能、DC結合入力 | 0 | 450 | mV | |||
| (MICBIAS–INxx)入力が MICBIAS と短絡した場合のスレッショルド電圧 | 30mV ステップでプログラム可能、DC結合入力 | 0 | 450 | mV | |||
| (VBAT-INxx)入力が VBAT_INに短絡した場合のスレッショルド電圧 | 30mV ステップでプログラム可能、DC結合入力 | 0 | 450 | mV | |||
| ライン出力 / ヘッドフォン再生時の DAC 性能 | |||||||
| フルスケール出力電圧 | OUTxP と OUTxM の間の差動出力 | 2 | VRMS | ||||
| シングルエンド出力 | 1 | ||||||
| OUTxP と OUTxM 間の疑似差動出力 | 1 | ||||||
| SNR | 信号対雑音比、A 特性補正(1)(2) | 差動出力、0dBFS 信号 | 110 | 120 | dB | ||
| シングルエンド出力、0dBFS 信号 | 111 | ||||||
| 疑似差動出力、0dBFS信号 | 112 | ||||||
| 差動出力、0dBFS 信号、パワー チューン モード (4) | 117 | ||||||
| シングルエンド出力、0dBFS 信号、パワー チューン モード(4) | 104 | ||||||
| 疑似差動出力、0dBFS 信号、パワー チューン モード(4) | 109 | ||||||
| DR | ダイナミック レンジ、A 特性補正(2) | 差動出力、–60dBFS 信号 | 110 | 120 | dB | ||
| シングルエンド出力、–60dBFS 信号 | 111 | ||||||
| 疑似差動出力、–60dBFS信号 | 112 | ||||||
| 差動出力、–60dBFS 信号、パワー チューン モード (4) | 115 | ||||||
| シングルエンド出力、–60dBFS 信号、パワー チューン モード(4) | 104 | ||||||
| 疑似差動出力、–60dBFS 信号、パワー チューン モード(4) | 109 | ||||||
| THD+N | 全高調波歪(2) | 差動出力、–1dBFS 信号 |
-102 | -90 | dB | ||
シングルエンド出力、–1dBFS 信号 |
-94 | ||||||
疑似差動出力、–1dBFS 信号 |
-93 | ||||||
| ヘッドフォンの負荷範囲 | シングル エンド | 4 | 16 | 600 | Ω | ||
| ライン出力負荷範囲 | シングル エンド | 600 | Ω | ||||
| ヘッドフォン / ライン出力容量性負荷 | シングル エンド | 0 | 2 | nF | |||
| DAC のその他のパラメータ | |||||||
| 出力オフセット | 0入力、差動ライン出力 | ±0.5 | mV | ||||
| 出力同相モード | OUTxP および OUTxM の同相レベル | 1.65 | V | ||||
| 同相モード誤差 | 同相モード電圧の DC 誤差 | ±20 | mV | ||||
| 出力信号帯域幅 | 最大 192KSPS の FS レート | 0.46 | FS | ||||
| >192KSPS | 85 | kHz | |||||
| 入力データ サンプル レート | プログラム可能 | 4 | 768 | kHz | |||
| 入力データ サンプルのワード長 | プログラム可能 | 16 | 32 | ビット | |||
| デジタル ハイパス フィルタのカットオフ周波数 | プログラム可能な係数を持つ 1 次 IIR フィルタ、–3dB ポイント (デフォルト設定) | 1 | Hz | ||||
| チャネル間絶縁 | 差動出力、非測定チャネルに –1dBFS の 入力信号 |
-134 | dB | ||||
| チャネル間ゲインのミスマッチ | 差動出力、–6dBFS 入力信号 |
±0.1 | dB | ||||
| チャネル間位相のミスマッチ | 差動出力、–6dBFS 入力信号 |
±0.01 | 度 | ||||
| PSRR | 電源除去比 | AVDD に 100mVPP、1kHz の正弦波信号を入力、差動出力、チャネル ゲインは 0dB | 120 | dB | |||
| ミュート減衰 | -130 | dB | |||||
| Pout | 出力電力供給 | シングルエンド / 疑似差動ヘッドフォンRL= 16 Ω、THD + N < 0.1% | 62.5 | mW | |||
| デジタル I/O | |||||||
| VIL | Low レベル デジタル入力ロジック電圧スレッショルド | GPI1A、GPI2A、ADDRA、SDA および SCL を除くすべてのデジタル ピンは、IOVDD が 1.8V または 1.2V で動作 | -0.3 | 0.35 × IOVDD | V | ||
| GPI1A、GPI2A、ADDRA、SDA および SCL を除くすべてのデジタル ピンは、IOVDD 3.3V で動作 | -0.3 | 0.8 | |||||
| VIH | High レベル デジタル入力ロジック電圧スレッショルド | GPI1A、GPI2A、ADDRA、SDA および SCL を除くすべてのデジタル ピンは、IOVDD が 1.8V または 1.2V で動作 | 0.65 × IOVDD | IOVDD + 0.3 | V | ||
| GPI1A、GPI2A、ADDRA、SDA および SCL を除くすべてのデジタル ピンは、IOVDD 3.3V で動作 | 2 | IOVDD + 0.3 | |||||
| VOL | Low レベル デジタル出力電圧 | GPO1A、SDA および SCL を除くすべてのデジタル ピンにおいて、IOL =–2mA、IOVDDは 1.8V または 1.2V で動作 | 0.45 | V | |||
| GPO1A、SDA および SCL を除くすべてのデジタル ピンにおいて、IOL = –2mA、IOVDD は 3.3V で動作 | 0.4 | ||||||
| VOH | High レベル デジタル出力電圧 | GPO1A、SDA および SCL を除くすべてのデジタル ピンにおいて、IOH =2mA、IOVDDは 1.8V または 1.2V で動作 | IOVDD - 0.45 | V | |||
| GPO1A、SDA および SCL を除くすべてのデジタル ピンにおいて、IOH = 2mA、IOVDD は 3.3V で動作 | 2.4 | ||||||
| VIL(AVDD) | Low レベル デジタル入力ロジック電圧スレッショルド | GPI1A、GPI2A、ADDRA ピンについて | -0.3 | 0.35 × AVDD | V | ||
| VIH(AVDD) | High レベル デジタル入力ロジック電圧スレッショルド | GPI1A、GPI2A、ADDRA ピンについて | 0.65 × AVDD | AVDD + 0.3 | V | ||
| VOL(AVDD) | Low レベル デジタル出力電圧 | GPO1A ピンの場合 | 0.45 | V | |||
| VOH(AVDD) | High レベル デジタル出力電圧 | GPO1A ピンの場合 | AVDD - 0.45 | V | |||
| VIL(I2C) | Low レベル デジタル入力ロジック電圧スレッショルド | SDA および SCL | -0.5 | 0.3 × IOVDD | V | ||
| VIH(I2C) | High レベル デジタル入力ロジック電圧スレッショルド | SDA および SCL | 0.7 × IOVDD | IOVDD + 0.5 | V | ||
| VOL1(I2C) | Low レベル デジタル出力電圧 | SDA、IOL(I2C)=–3mA、IOVDD は 3.3V で動作 | 0.4 | V | |||
| VOL2(I2C) | Low レベル デジタル出力電圧 | SDA、IOL(I2C))= –2mA、IOVDD は 1.8V または 1.2V で動作 | 0.2 × IOVDD | V | |||
| IOL(I2C) | Low レベル デジタル出力電流 | SDA、VOL(I2C) = 0.4V、スタンダード モードまたはファスト モード | 3 | mA | |||
| SDA、VOL(I2C) = 0.4V、ファースト モード プラス | 20 | ||||||
| IIL | デジタル入力への入力ロジック Low リーケージ | すべてのデジタル ピン、入力 = 0V | -5 | 0.1 | 5 | µA | |
| IIH | デジタル入力への入力ロジック High リーケージ | すべてのデジタル ピン、入力 = IOVDD | -5 | 0.1 | 5 | µA | |
| CIN | デジタル入力の入力容量 | すべてのデジタル ピン | 5 | pF | |||
| RPD | デジタル I/O ピンがアサートされている場合のプルダウン抵抗 | 20 | kΩ | ||||
| 標準電源電流消費 | |||||||
| IAVDD | スリープ モードでの消費電流(ソフトウェア シャットダウン モード) | すべてのデバイス外部クロックが停止 | 9 | µA | |||
| IBSTVDD、または IHVDD | 0.01 | ||||||
| IIOVDD | 1 | ||||||
| IAVDD | MICBIAS オン、MICBIAS 電圧 10 V、負荷 30 mA、ADC オフ時の消費電流 | fS = 48kHz、BCLK = 256 × fS | 1.6 | mA | |||
| IBSTVDD、または IHVDD | 16.6 | ||||||
| IIOVDD | 0.02 | ||||||
| IAVDD | ADC 2 チャネル動作、MICBIAS オフ、PLL オン時の電流消費 | fS = 16kHz、BCLK = 512 × fS | 8.7 | mA | |||
| IIOVDD | 0.1 | ||||||
| IAVDD | ADC 2 チャネル動作、MICBIAS オフ、PLL オフ時の電流消費 | fS = 48kHz、BCLK = 512 × fS | 6.2 | mA | |||
| IBSTVDD、または IHVDD | 16 | ||||||
| IIOVDD | 0.3 | ||||||
| IAVDD | DAC - HP 2 チャネル動作、MICBIAS オフ、PLL オン時の電流消費 | fS = 16kHz、BCLK = 512 × fS | 18.9 | mA | |||
| IIOVDD | 0.02 | ||||||
| IAVDD | DAC - HP 2 チャネル動作、MICBIAS オフ、PLL オフ時の電流消費 | fS = 48kHz、BCLK = 512 × fS | 16 | mA | |||
| IIOVDD | 0.04 | ||||||
| IAVDD | MICBIAS オフ、PLL オフの ADC 2 チャネル動作および DAC - HP 2 チャネル動作での電流消費 | fS = 48kHz、BCLK = 512 × fS | 27.9 | mA | |||
| IBSTVDD、または IHVDD | 16 | ||||||
| IIOVDD | 0.3 | ||||||
| IAVDD | ADC 2 チャネル動作、MICBIAS オフ、PLL オフ時の電流消費、パワー、電力、電源、電力供給モード (4) | fS = 48kHz、BCLK = 512 × fS | 5.3 | mA | |||
| IIOVDD | 0.3 | ||||||
| IAVDD | DAC を使用した ラインアウト 2 チャネル シングルエンド動作、MICBIAS オフ、PLL オフ、パワー チューン モード 時の電流消費(4) | fS = 48kHz、BCLK = 512 × fS | 9.2 | mA | |||
| IIOVDD | 0.04 | ||||||