JAJSNP3A January   2024  – March 2025 TAC5412-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  ESD 定格
    3. 5.3  推奨動作条件
    4. 5.4  熱に関する情報
    5. 5.5  電気的特性
    6. 5.6  タイミング要件:I2C インターフェイス
    7. 5.7  スイッチング特性:I2C インターフェイス
    8. 5.8  タイミング要件:SPI
    9. 5.9  スイッチング特性:SPI
    10. 5.10 タイミング要件:TDM、I2S または LJ インターフェイス
    11. 5.11 スイッチング特性:TDM、I2S または LJ インターフェイス
    12. 5.12 タイミング要件:PDM デジタル マイクロフォン インターフェイス
    13. 5.13 スイッチング特性:PDM デジタル マイクロフォン インターフェイス
    14. 5.14 タイミング図
    15. 5.15 代表的特性
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 機能説明
      1. 6.3.1  シリアル インターフェイス
        1. 6.3.1.1 制御シリアル インターフェイス
        2. 6.3.1.2 オーディオ シリアル インターフェイス
          1. 6.3.1.2.1 時分割多重オーディオ (TDM) インターフェイス
          2. 6.3.1.2.2 I2S (Inter IC Sound) インターフェイス
          3. 6.3.1.2.3 左揃え (LJ) インターフェイス
        3. 6.3.1.3 共有バスで複数のデバイスを使用
      2. 6.3.2  フェーズ ロック ループ (PLL) とクロック生成
      3. 6.3.3  入力チャネルの構成
      4. 6.3.4  基準電圧
      5. 6.3.5  マイク バイアス
      6. 6.3.6  デジタル PDM マイクロフォン録音チャネル
      7. 6.3.7  シグナル チェーン処理
        1. 6.3.7.1 ADC 信号チェーン
          1. 6.3.7.1.1  6 対 4 入力選択マルチプレクサ (6:4 MUX)
          2. 6.3.7.1.2  プログラム可能なチャネル ゲインおよびデジタル ボリューム制御
          3. 6.3.7.1.3  プログラム可能なチャネル ゲイン較正
          4. 6.3.7.1.4  プログラム可能なチャネル位相較正
          5. 6.3.7.1.5  プログラム可能なデジタル ハイパス フィルタ
          6. 6.3.7.1.6  プログラム可能なデジタル バイクワッド フィルタ
          7. 6.3.7.1.7  プログラム可能なチャネル サマーおよびデジタル ミキサ
          8. 6.3.7.1.8  構成可能なデジタル デシメーション フィルタ
            1. 6.3.7.1.8.1 線形位相フィルタ
              1. 6.3.7.1.8.1.1 サンプリング レート:8 kHz または 7.35 kHz
              2. 6.3.7.1.8.1.2 サンプリング レート:16 kHz または 14.7 kHz
              3. 6.3.7.1.8.1.3 サンプリング レート:24 kHz または 22.05 kHz
              4. 6.3.7.1.8.1.4 サンプリング レート:32 kHz または 29.4 kHz
              5. 6.3.7.1.8.1.5 サンプリング レート:48 kHz または 44.1 kHz
              6. 6.3.7.1.8.1.6 サンプリング レート:96 kHz または 88.2 kHz
              7. 6.3.7.1.8.1.7 サンプリング レート:192 kHz または 176.4 kHz
              8. 6.3.7.1.8.1.8 サンプリング レート:384 kHz または 352.8 kHz
              9. 6.3.7.1.8.1.9 サンプリング レート:768 kHz または 705.6 kHz
            2. 6.3.7.1.8.2 低レイテンシ フィルタ
              1. 6.3.7.1.8.2.1 サンプリング レート:24 kHz または 22.05 kHz
              2. 6.3.7.1.8.2.2 サンプリング レート:32 kHz または 29.4 kHz
              3. 6.3.7.1.8.2.3 サンプリング レート:48 kHz または 44.1 kHz
              4. 6.3.7.1.8.2.4 サンプリング レート:96 kHz または 88.2 kHz
              5. 6.3.7.1.8.2.5 サンプリング レート:192 kHz または 176.4 kHz
            3. 6.3.7.1.8.3 超低レイテンシ フィルタ
              1. 6.3.7.1.8.3.1 サンプリング レート:24 kHz または 22.05 kHz
              2. 6.3.7.1.8.3.2 サンプリング レート:32 kHz または 29.4 kHz
              3. 6.3.7.1.8.3.3 サンプリング レート:48 kHz または 44.1 kHz
              4. 6.3.7.1.8.3.4 サンプリング レート:96 kHz または 88.2 kHz
              5. 6.3.7.1.8.3.5 サンプリング レート:192 kHz または 176.4 kHz
          9. 6.3.7.1.9  自動ゲイン コントローラ (AGC)
          10. 6.3.7.1.10 音声アクティビティ検出 (VAD)
          11. 6.3.7.1.11 超音波アクティビティ検出(UAD)
        2. 6.3.7.2 DAC 信号チェーン
          1. 6.3.7.2.1 プログラム可能なチャネル ゲインおよびデジタル ボリューム制御
          2. 6.3.7.2.2 プログラム可能なチャネル ゲイン較正
          3. 6.3.7.2.3 プログラム可能なデジタル ハイパス フィルタ
          4. 6.3.7.2.4 プログラム可能なデジタル バイクワッド フィルタ
          5. 6.3.7.2.5 構成可能なデジタル補間フィルタ
            1. 6.3.7.2.5.1 線形位相フィルタ
              1. 6.3.7.2.5.1.1 サンプリング レート:8 kHz または 7.35 kHz
              2. 6.3.7.2.5.1.2 サンプリング レート:16 kHz または 14.7 kHz
              3. 6.3.7.2.5.1.3 サンプリング レート:24 kHz または 22.05 kHz
              4. 6.3.7.2.5.1.4 サンプリング レート:32 kHz または 29.4 kHz
              5. 6.3.7.2.5.1.5 サンプリング レート:48 kHz または 44.1 kHz
              6. 6.3.7.2.5.1.6 サンプリング レート:96 kHz または 88.2 kHz
              7. 6.3.7.2.5.1.7 サンプリング レート:192 kHz または 176.4 kHz
              8. 6.3.7.2.5.1.8 サンプリング レート:384 kHz または 352.8 kHz
              9. 6.3.7.2.5.1.9 サンプリング レート:768kHz または 705.6kHz
            2. 6.3.7.2.5.2 低レイテンシ フィルタ
              1. 6.3.7.2.5.2.1 サンプリング レート:24 kHz または 22.05 kHz
              2. 6.3.7.2.5.2.2 サンプリング レート:32 kHz または 29.4 kHz
              3. 6.3.7.2.5.2.3 サンプリング レート:48 kHz または 44.1 kHz
              4. 6.3.7.2.5.2.4 サンプリング レート:96 kHz または 88.2 kHz
              5. 6.3.7.2.5.2.5 サンプリング レート:192 kHz または 176.4 kHz
            3. 6.3.7.2.5.3 超低レイテンシ フィルタ
              1. 6.3.7.2.5.3.1 サンプリング レート:24 kHz または 22.05 kHz
              2. 6.3.7.2.5.3.2 サンプリング レート:32 kHz または 29.4 kHz
              3. 6.3.7.2.5.3.3 サンプリング レート:48 kHz または 44.1 kHz
              4. 6.3.7.2.5.3.4 サンプリング レート:96 kHz または 88.2 kHz
              5. 6.3.7.2.5.3.5 サンプリング レート:192kHz または 176.4kHz
          6. 6.3.7.2.6 プログラマブル デジタル ミキサ
      8. 6.3.8  割り込み、ステータス、およびデジタル I/O ピンの多重化
      9. 6.3.9  入力 DC 故障診断
      10. 6.3.10 パワー チューン モード
    4. 6.4 デバイスの機能モード
      1. 6.4.1 スリープ モードまたはソフトウェア シャットダウン
      2. 6.4.2 アクティブ モード
      3. 6.4.3 ソフトウェア リセット
    5. 6.5 プログラミング
      1. 6.5.1 制御シリアル インターフェイス
        1. 6.5.1.1 I2C 制御インターフェイス
          1. 6.5.1.1.1 一般的な I2C の動作
          2. 6.5.1.1.2 I2C のシングル バイトおよびマルチ バイト転送
            1. 6.5.1.1.2.1 I2C のシングル バイト書き込み
            2. 6.5.1.1.2.2 I2C のマルチ バイト書き込み
            3. 6.5.1.1.2.3 I2C のシングル バイト読み出し
            4. 6.5.1.1.2.4 I2C のマルチ バイト読み出し
        2. 6.5.1.2 SPI 制御インターフェイス
  8. レジスタマップ
    1. 7.1 デバイス構成レジスタ
      1. 7.1.1 TAC5412-Q1_B0_P0 レジスタ
      2. 7.1.2 TAC5412-Q1_B0_P1 レジスタ
      3. 7.1.3 TAC5412-Q1_B0_P3 レジスタ
    2. 7.2 プログラム可能な係数レジスタ
      1. 7.2.1  プログラム可能な係数レジスタ:ページ 8
      2. 7.2.2  プログラム可能な係数レジスタ:ページ 9
      3. 7.2.3  プログラム可能な係数レジスタ:ページ 10
      4. 7.2.4  プログラム可能な係数レジスタ:ページ 11
      5. 7.2.5  プログラム可能な係数レジスタ:ページ 15
      6. 7.2.6  プログラム可能な係数レジスタ:ページ 16
      7. 7.2.7  プログラム可能な係数レジスタ:ページ 17
      8. 7.2.8  プログラム可能な係数レジスタ:ページ 18
      9. 7.2.9  プログラム可能な係数レジスタ:ページ 19
      10. 7.2.10 プログラム可能な係数レジスタ:ページ 25
      11. 7.2.11 プログラム可能な係数レジスタ:ページ 26
      12. 7.2.12 プログラム可能な係数レジスタ:ページ 27
      13. 7.2.13 プログラム可能な係数レジスタ:ページ 28
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 アプリケーション
      2. 8.2.2 設計要件
      3. 8.2.3 詳細な設計手順
      4. 8.2.4 代表的特性
      5. 8.2.5 EVM セットアップ用のデバイス レジスタ構成スクリプトの例
    3. 8.3 電源に関する推奨事項
      1. 8.3.1 1.8V および 1.2V での動作のための IOVDD_IO_MODE
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

電気的特性

TA = 25°C、AVDD = 3.3V、IOVDD = 3.3V、BSTVDD = 3.3V, HVDD = 11V (外部 HVDD ケース用), fIN = 1kHz 正弦波信号、f S = 48kHz、32 ビット オーディオ データ、BCLK = 256 × fS、TDM ターゲット モード、PLL オン、チャネル ゲイン = 0dB、リニア位相デシメーション / 補間フィルタ、VCM = 7.2V、MICBIAS プログラム電圧 = 8 V の AC 結合差動入力、1200 Ω/600 Ω ライン出力負荷(差動/シングルエンド構成)、または 32Ω/16Ω レシーバ / ヘッドフォン負荷(該当する場合)、その他のデフォルト構成、フィルターフリーで測定。Audio Precisionを使用し、20Hz~A20kHzの非特性補正帯域幅で測定(特に記載がない限り)
パラメータ テスト条件 最小値 公称値 最大値 単位
LINE/MIC 入力録音用 ADC 性能
差動入力のフルスケール DC 信号電圧 AC 結合入力、入力故障診断はサポートされていません 10 VRMS
DC 結合入力、DC 同相電圧 INxP = INxM = 7.2V、入力故障診断をサポート
シングルエンド入力のフルスケール DC 信号電圧 AC 結合入力、入力故障診断はサポートされていません 5 VRMS
DC 結合入力、DC 同相電圧 INxP = INxM = 7.2V、入力故障診断をサポート
SNR 信号対雑音比、A 特性補正(1)(2)
IN1x 差動 AC 結合入力および AC 信号
、 グランド短絡、0dB チャネル ゲイン

100 112 dB

IN1x 差動 DC 結合入力および AC 信号
、 グランド短絡、0dB チャネル ゲイン

112
SNR 信号対雑音比、A 特性補正(1)(2)
IN1x 差動 AC 結合入力および AC 信号
、 グランド短絡、12dB チャネル ゲイン

100 dB

IN1x 差動 DC 結合入力および AC 信号
、 グランド短絡、12dB チャネル ゲイン

100
SNR 信号対雑音比、A 特性補正(1)(2) 広帯域モード(3):IN1x 差動 AC 結合または DC 結合入力およびグランド短絡された AC 信号、0dB チャネル ゲイン (20kHz まで統合される) 101 dB
信号対雑音比 広帯域モード(3):IN1x 差動 AC 結合または DC 結合入力およびグランド短絡された AC 信号、0dB チャネル ゲイン (85kHz まで積分) 90
SNR 信号対雑音比、A 特性補正(1)(2) パワー チューン モード(4):IN1x 差動 AC 結合入力および AC 信号、 グランド短絡、0dB チャネル ゲイン 104 dB
パワー チューン モード(4):IN1x 差動 DC 結合入力および AC 信号、 グランド短絡、0dB チャネル ゲイン 104
SNR 信号対雑音比、A 特性補正(1)(2)
IN1x シングルエンド AC 結合入力および AC 信号
、 グランド短絡、0dB チャネル ゲイン

106 dB
DR ダイナミック レンジ、A 特性補正(2)
IN1x 差動 AC 結合入力 –60dBFS
AC 信号入力、0dB チャネル ゲイン

100 112 dB

IN1x 差動 DC 結合入力–60dBFS
AC 信号入力、0dB チャネル ゲイン

112
DR ダイナミック レンジ、A 特性補正(2)
IN1x 差動 AC 結合入力–72dBFS
AC 信号入力、12dB チャネル ゲイン

100 dB

IN1x 差動 DC 結合入力–72dBFS
AC 信号入力、12dB チャネル ゲイン

100
DR ダイナミック レンジ、A 特性補正(2) パワー チューン モード(4):IN1x 差動 AC 結合入力–60dBFS AC 信号入力、0dB チャネル ゲイン 104 dB
パワー チューン モード(4):IN1x 差動 DC 結合入力–60dBFS AC 信号入力、0dB チャネル ゲイン 104
DR ダイナミック レンジ、A 特性補正(2)
IN1x シングルエンド AC 結合入力 –60dBFS
AC 信号入力、0dB チャネル ゲイン

106 dB
THD+N 全高調波歪(2) IN1x 差動 AC 結合入力–13dBFS AC 信号入力、12dB チャネル ゲイン   -95 dB
IN1x 差動 DC 結合入力–13dBFS AC 信号入力、12dB チャネル ゲイン   -95
IN1x 差動 AC 結合入力–1dBFS AC 信号入力、0dB チャネル ゲイン -99 -80
IN1x 差動 DC 結合入力–1dBFS AC 信号入力、0dB チャネル ゲイン -95
ADC のその他のパラメータ
AC 入力インピーダンス 入力ピン INxP または INxM 34
デジタル ボリューム制御範囲 0.5dB ステップでプログラム可能 -80 47 dB
入力信号帯域幅 最大 192KSPS の FS レート 0.46 FS
>192KSPS 85 kHz
出力データのサンプル レート プログラム可能 4 768 kHz
出力データ サンプルのワード長 プログラム可能 16 32 ビット
デジタル ハイパス フィルタのカットオフ周波数 プログラム可能な係数を持つ 1 次 IIR フィルタ、–3dB ポイント (デフォルト設定) 1 Hz
チャネル間絶縁 非測定チャネルへの –1dBFS AC 信号ライン差動入力 -134 dB
チャネル間ゲインのミスマッチ –6dBFS AC信号ライン入力差動入力、1kHz正弦波信号、0dB チャンネル ゲイン ±0.1 dB
チャネル間位相のミスマッチ –6dBFS AC 信号ライン入力差動入力、1kHz 正弦波信号 ±0.01
PSRR 電源除去比 AVDD に 100mVPP、1kHz の正弦波信号を入力、差動入力、チャネル ゲインは 0dB 92 dB
CMRR 同相除去比
差動 DC 結合入力、0dB チャンネルゲイン、
–6dBFS AC入力、両ピン1kHz信号および
出力時の測定レベル


80 dB
マイク バイアス
MICBIAS ノイズ BW = 20 Hz から 20 kHz、A 特性補正、MICBIAS と AVSS の間に 1µF コンデンサを接続 20 μVRMS
MICBIAS 電圧 0.5V ステップでプログラム可能 3 10 V
MICBIAS 電流ドライブ MICBIAS の電圧は10V 30 mA
MICBIAS 負荷制御 MICBIAS 電圧 10V、最大負荷まで測定 0 1 %
MICBIAS の過電流保護スレッショルド MICBIAS の電圧は10V 32 mA
入力診断
故障モニタリングの反復率 プログラム可能な DC 結合入力 1 4 8 ms
故障応答時間 故障モニタリング反復レート 4ms、DC結合入力 16 ms
(INxx – AVSS) 入力がグランドに短絡した場合のスレッショルド電圧 60mV ステップでプログラム可能、DC結合入力 0 900 mV
(INxP–INxM)入力が相互短絡した場合のスレッショルド電圧 30mV ステップでプログラム可能、DC結合入力 0 450 mV
(MICBIAS–INxx)入力が MICBIAS と短絡した場合のスレッショルド電圧 30mV ステップでプログラム可能、DC結合入力 0 450 mV
(VBAT-INxx)入力が VBAT_INに短絡した場合のスレッショルド電圧 30mV ステップでプログラム可能、DC結合入力 0 450 mV
ライン出力 / ヘッドフォン再生時の DAC 性能
フルスケール出力電圧 OUTxP と OUTxM の間の差動出力 2 VRMS
シングルエンド出力 1
OUTxP と OUTxM 間の疑似差動出力 1
SNR 信号対雑音比、A 特性補正(1)(2) 差動出力、0dBFS 信号 110 120 dB
シングルエンド出力、0dBFS 信号 111
疑似差動出力、0dBFS信号 112
差動出力、0dBFS 信号、パワー チューン モード (4) 117
シングルエンド出力、0dBFS 信号、パワー チューン モード(4) 104
疑似差動出力、0dBFS 信号、パワー チューン モード(4) 109
DR ダイナミック レンジ、A 特性補正(2) 差動出力、–60dBFS 信号 110 120 dB
シングルエンド出力、–60dBFS 信号 111
疑似差動出力、–60dBFS信号 112
差動出力、–60dBFS 信号、パワー チューン モード (4) 115
シングルエンド出力、–60dBFS 信号、パワー チューン モード(4) 104
疑似差動出力、–60dBFS 信号、パワー チューン モード(4) 109
THD+N 全高調波歪(2)
差動出力、–1dBFS 信号

-102 -90 dB

シングルエンド出力、–1dBFS 信号

-94

疑似差動出力、–1dBFS 信号

-93
ヘッドフォンの負荷範囲 シングル エンド 4 16 600 Ω
ライン出力負荷範囲 シングル エンド 600 Ω
ヘッドフォン / ライン出力容量性負荷 シングル エンド 0 2 nF
DAC のその他のパラメータ
出力オフセット 0入力、差動ライン出力 ±0.5 mV
出力同相モード OUTxP および OUTxM の同相レベル 1.65 V
同相モード誤差 同相モード電圧の DC 誤差 ±20 mV
出力信号帯域幅 最大 192KSPS の FS レート 0.46 FS
>192KSPS 85 kHz
入力データ サンプル レート プログラム可能 4 768 kHz
入力データ サンプルのワード長 プログラム可能 16 32 ビット
デジタル ハイパス フィルタのカットオフ周波数 プログラム可能な係数を持つ 1 次 IIR フィルタ、–3dB ポイント (デフォルト設定) 1 Hz
チャネル間絶縁
差動出力、非測定チャネルに –1dBFS の
入力信号

-134 dB
チャネル間ゲインのミスマッチ
差動出力、–6dBFS 入力信号

±0.1 dB
チャネル間位相のミスマッチ
差動出力、–6dBFS 入力信号

±0.01
PSRR 電源除去比 AVDD に 100mVPP、1kHz の正弦波信号を入力、差動出力、チャネル ゲインは 0dB 120 dB
ミュート減衰 -130 dB
Pout 出力電力供給 シングルエンド / 疑似差動ヘッドフォンRL= 16 Ω、THD + N < 0.1% 62.5 mW
デジタル I/O
VIL Low レベル デジタル入力ロジック電圧スレッショルド GPI1A、GPI2A、ADDRA、SDA および SCL を除くすべてのデジタル ピンは、IOVDD が 1.8V または 1.2V で動作 -0.3 0.35 × IOVDD V
GPI1A、GPI2A、ADDRA、SDA および SCL を除くすべてのデジタル ピンは、IOVDD 3.3V で動作 -0.3 0.8
VIH High レベル デジタル入力ロジック電圧スレッショルド GPI1A、GPI2A、ADDRA、SDA および SCL を除くすべてのデジタル ピンは、IOVDD が 1.8V または 1.2V で動作 0.65 × IOVDD IOVDD + 0.3 V
GPI1A、GPI2A、ADDRA、SDA および SCL を除くすべてのデジタル ピンは、IOVDD 3.3V で動作 2 IOVDD + 0.3
VOL Low レベル デジタル出力電圧 GPO1A、SDA および SCL を除くすべてのデジタル ピンにおいて、IOL =–2mA、IOVDDは 1.8V または 1.2V で動作 0.45 V
GPO1A、SDA および SCL を除くすべてのデジタル ピンにおいて、IOL = –2mA、IOVDD は 3.3V で動作 0.4
VOH High レベル デジタル出力電圧 GPO1A、SDA および SCL を除くすべてのデジタル ピンにおいて、IOH =2mA、IOVDDは 1.8V または 1.2V で動作 IOVDD - 0.45 V
GPO1A、SDA および SCL を除くすべてのデジタル ピンにおいて、IOH = 2mA、IOVDD は 3.3V で動作 2.4
VIL(AVDD) Low レベル デジタル入力ロジック電圧スレッショルド GPI1A、GPI2A、ADDRA ピンについて -0.3 0.35 × AVDD V
VIH(AVDD) High レベル デジタル入力ロジック電圧スレッショルド GPI1A、GPI2A、ADDRA ピンについて 0.65 × AVDD AVDD + 0.3 V
VOL(AVDD) Low レベル デジタル出力電圧 GPO1A ピンの場合 0.45 V
VOH(AVDD) High レベル デジタル出力電圧 GPO1A ピンの場合 AVDD - 0.45 V
VIL(I2C) Low レベル デジタル入力ロジック電圧スレッショルド SDA および SCL -0.5 0.3 × IOVDD V
VIH(I2C) High レベル デジタル入力ロジック電圧スレッショルド SDA および SCL 0.7 × IOVDD IOVDD + 0.5 V
VOL1(I2C) Low レベル デジタル出力電圧 SDA、IOL(I2C)=–3mA、IOVDD は 3.3V で動作 0.4 V
VOL2(I2C) Low レベル デジタル出力電圧 SDA、IOL(I2C))= –2mA、IOVDD は 1.8V または 1.2V で動作 0.2 × IOVDD V
IOL(I2C) Low レベル デジタル出力電流 SDA、VOL(I2C) = 0.4V、スタンダード モードまたはファスト モード 3 mA
SDA、VOL(I2C) = 0.4V、ファースト モード プラス 20
IIL デジタル入力への入力ロジック Low リーケージ すべてのデジタル ピン、入力 = 0V -5 0.1 5 µA
IIH デジタル入力への入力ロジック High リーケージ すべてのデジタル ピン、入力 = IOVDD -5 0.1 5 µA
CIN デジタル入力の入力容量 すべてのデジタル ピン 5 pF
RPD デジタル I/O ピンがアサートされている場合のプルダウン抵抗 20
標準電源電流消費
IAVDD スリープ モードでの消費電流(ソフトウェア シャットダウン モード) すべてのデバイス外部クロックが停止 9 µA
IBSTVDD、または IHVDD 0.01
IIOVDD 1
IAVDD MICBIAS オン、MICBIAS 電圧 10 V、負荷 30 mA、ADC オフ時の消費電流 fS = 48kHz、BCLK = 256 × fS 1.6 mA
IBSTVDD、または IHVDD 16.6
IIOVDD 0.02
IAVDD ADC 2 チャネル動作、MICBIAS オフ、PLL オン時の電流消費 fS = 16kHz、BCLK = 512 × fS 8.7 mA
IIOVDD 0.1
IAVDD ADC 2 チャネル動作、MICBIAS オフ、PLL オフ時の電流消費 fS = 48kHz、BCLK = 512 × fS 6.2 mA
IBSTVDD、または IHVDD 16
IIOVDD 0.3
IAVDD DAC - HP 2 チャネル動作、MICBIAS オフ、PLL オン時の電流消費 fS = 16kHz、BCLK = 512 × fS 18.9 mA
IIOVDD 0.02
IAVDD DAC - HP 2 チャネル動作、MICBIAS オフ、PLL オフ時の電流消費 fS = 48kHz、BCLK = 512 × fS 16 mA
IIOVDD 0.04
IAVDD MICBIAS オフ、PLL オフの ADC 2 チャネル動作および DAC - HP 2 チャネル動作での電流消費 fS = 48kHz、BCLK = 512 × fS 27.9 mA
IBSTVDD、または IHVDD 16
IIOVDD 0.3
IAVDD ADC 2 チャネル動作、MICBIAS オフ、PLL オフ時の電流消費、パワー、電力、電源、電力供給モード (4) fS = 48kHz、BCLK = 512 × fS 5.3 mA
IIOVDD 0.3
IAVDD DAC を使用した ラインアウト 2 チャネル シングルエンド動作、MICBIAS オフ、PLL オフ、パワー チューン モード 時の電流消費(4) fS = 48kHz、BCLK = 512 × fS 9.2 mA
IIOVDD 0.04
1kHz のフルスケール正弦波入力時の出力レベルと、AC 信号入力がグラウンドにショートされている場合の出力レベルの比率、オーディオ アナライザを使用し、20Hz から 20kHz の帯域幅で A 特性補正を測定しました。
すべての性能測定は、20kHz のローパス フィルタを使用して行い、必要に応じて A 特性補正も使用しています。そのようなフィルタを使用しない場合、電気的特性に示されている値よりも THD+N が高く、SNR およびダイナミック レンジの読み値が低くなる可能性があります。ローパス フィルタは帯域外のノイズを除去します。これらのノイズは聴覚には影響しませんが、ダイナミック仕様値に影響を与える可能性があります。
広帯域モードの場合は、ADC_CHx_BW_MODE = 1'b1
PWR_TUNE_CFG0 = 0xD4、PWR_TUNE_CFG1 = 0x96 および PLL_DIS = 1'b1、パワー チューン モード用