JAJSFF1E February   2019  – August 2021 TLV9101 , TLV9102 , TLV9104

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. ピン構成および機能
  6. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 シングル・チャネルの熱に関する情報
    5. 6.5 デュアル・チャネルの熱に関する情報
    6. 6.6 クワッド・チャネルの熱に関する情報
    7. 6.7 電気的特性
    8. 6.8 代表的特性
  7. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1  EMI 除去
      2. 7.3.2  位相反転の防止
      3. 7.3.3  過熱保護動作
      4. 7.3.4  容量性負荷および安定度
      5. 7.3.5  同相電圧範囲
      6. 7.3.6  電気的オーバーストレス
      7. 7.3.7  過負荷からの回復
      8. 7.3.8  代表的な仕様と分布
      9. 7.3.9  露出サーマル・パッド付きパッケージ
      10. 7.3.10 シャットダウン
    4. 7.4 デバイスの機能モード
  8. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 高電圧高精度コンパレータ
        1. 8.2.1.1 設計要件
        2. 8.2.1.2 詳細な設計手順
        3. 8.2.1.3 アプリケーション曲線
  9. 電源に関する推奨事項
  10. 10レイアウト
    1. 10.1 レイアウトのガイドライン
    2. 10.2 レイアウト例
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 デバイスのサポート
      1. 11.1.1 開発サポート
        1. 11.1.1.1 TINA-TI (無料のダウンロード・ソフトウェア)
    2. 11.2 ドキュメントのサポート
      1. 11.2.1 関連資料
    3. 11.3 Receiving Notification of Documentation Updates
    4. 11.4 サポート・リソース
    5. 11.5 商標
    6. 11.6 Electrostatic Discharge Caution
    7. 11.7 Glossary
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

ピン構成および機能

図 5-1 TLV9101 DBV パッケージ
5 ピン SOT-23
上面図
このパッケージはプレビューのみです。
図 5-2 TLV9101 DCK および DRL パッケージ(A)
5 ピン SC70 および SOT-553
上面図
表 5-1 ピン機能:TLV9101
ピン I/O 説明
名称 DBV DCK と DRL
+IN 3 1 I 非反転入力
-IN 4 3 I 反転入力
OUT 1 4 O 出力
V+ 5 5 正 (最高) 電源
V- 2 2 負 (最低) 電源
GUID-20200923-CA0I-FHFJ-MWVW-NKKCPKSQXHZR-low.gif図 5-3 TLV9101S DBV パッケージ
6 ピン SOT-23
上面図
表 5-2 ピンの機能:TLV9101S
ピン I/O 説明
名称 番号
IN+ 3 I 非反転入力
IN- 4 I 反転入力
OUT 1 O 出力
SHDN 5 I シャットダウン:Low = アンプがイネーブル、High = アンプがディセーブル。詳細については、Topic Link Label7.3.10 を参照してください。
V+ 6 正 (最高) 電源
V- 2 負 (最低) 電源
図 5-4 TLV9102 D、DDF、DGK、PW パッケージ
8 ピン SOIC、SOT-23、TSSOP、VSSOP
上面図
サーマル・パッドをV-に接続します。詳細については、Topic Link Label7.3.9を参照してください。
図 5-5 TLV9102 DSG パッケージ(A)
8 ピン WSON (露出サーマル・パッド付き)
上面図
表 5-3 ピンの機能:TLV9102
ピン I/O 説明
名称 番号
IN1+ 3 I 非反転入力、チャネル 1
IN1- 2 I 反転入力、チャネル 1
IN2+ 5 I 非反転入力、チャネル 2
IN2- 6 I 反転入力、チャネル 2
OUT1 1 O 出力、チャネル 1
OUT2 7 O 出力、チャネル 2
V+ 8 正 (最高) 電源
V- 4 負 (最低) 電源
GUID-20200923-CA0I-CZRZ-PLL2-RNNNTWJKQ9LL-low.gif図 5-6 TLV9102S DGS パッケージ
10 ピン VSSOP
上面図
GUID-20200923-CA0I-SVLD-BBNV-0CGFTWNFSL2P-low.gif図 5-7 TLV9102S RUG パッケージ
10 ピン X2QFN
上面図
表 5-4 ピンの機能:TLV9102S
ピン I/O 説明
名称 VSSOP X2QFN
IN1+ 3 10 I 非反転入力、チャネル 1
IN1- 2 9 I 反転入力、チャネル 1
IN2+ 7 4 I 非反転入力、チャネル 2
IN2- 8 5 I 反転入力、チャネル 2
OUT1 1 8 O 出力、チャネル 1
OUT2 9 6 O 出力、チャネル 2
SHDN1 5 2 I シャットダウン、チャネル 1:Low = アンプがイネーブル、High = アンプがディセーブル。詳細については、Topic Link Label7.3.10 を参照してください。
SHDN2 6 3 I シャットダウン、チャネル 2:Low = アンプがイネーブル、High = アンプがディセーブル。詳細については、Topic Link Label7.3.10 を参照してください。
V+ 10 7 正 (最高) 電源
V- 4 1 負 (最低) 電源
図 5-8 TLV9104 D および PW パッケージ
14 ピン SOIC および TSSOP
上面図
図 5-10 TLV9104 RUC パッケージ
14 ピン WQFN (露出サーマル・パッド付き)
上面図
サーマル・パッドを V- に接続します。詳細については、Topic Link Label7.3.9を参照してください。
図 5-9 TLV9104 RTE パッケージ(A)
16 ピン WQFN (露出サーマル・パッド付き)
上面図
表 5-5 ピンの機能:TLV9104
ピン I/O 説明
名称 SOIC と TSSOP WQFN X2QFN
IN1+ 3 1 2 I 非反転入力、チャネル 1
IN1- 2 16 1 I 反転入力、チャネル 1
IN2+ 5 3 4 I 非反転入力、チャネル 2
IN2- 6 4 5 I 反転入力、チャネル 2
IN3+ 10 10 9 I 非反転入力、チャネル 3
IN3- 9 9 8 I 反転入力、チャネル 3
IN4+ 12 12 11 I 非反転入力、チャネル 4
IN4- 13 13 12 I 反転入力、チャネル 4
NC 6、7 無接続
OUT1 1 15 14 O 出力、チャネル 1
OUT2 7 5 6 O 出力、チャネル 2
OUT3 8 8 7 O 出力、チャネル 3
OUT4 14 14 13 O 出力、チャネル 4
V+ 4 2 3 正 (最高) 電源
V- 11 11 10 負 (最低) 電源
GUID-20200923-CA0I-TMPB-VDHW-J2ZFNKT9BLB7-low.gif
サーマル・パッドを V- に接続します。詳細については、Topic Link Label7.3.9を参照してください。
図 5-11 TLV9104S RTE パッケージ(A)
16 ピン WQFN (露出サーマル・パッド付き)
上面図
表 5-6 ピンの機能:TLV9104S
ピン I/O 説明
名称 番号
IN1+ 1 I 非反転入力、チャネル 1
IN1- 16 I 反転入力、チャネル 1
IN2+ 3 I 非反転入力、チャネル 2
IN2- 4 I 反転入力、チャネル 2
IN3+ 10 I 非反転入力、チャネル 3
IN3- 9 I 反転入力、チャネル 3
IN4+ 12 I 非反転入力、チャネル 4
IN4- 13 I 反転入力、チャネル 4
OUT1 15 O 出力、チャネル 1
OUT2 5 O 出力、チャネル 2
OUT3 8 O 出力、チャネル 3
OUT4 14 O 出力、チャネル 4
SHDN12 6 I シャットダウン、チャネル 1 および 2:Low = アンプがイネーブル、High = アンプがディセーブル。詳細については、Topic Link Label7.3.10 を参照してください。
SHDN34 7 I シャットダウン、チャネル 3 および 4:Low = アンプがイネーブル、High = アンプがディセーブル。詳細については、Topic Link Label7.3.10 を参照してください。
V+ 2 正 (最高) 電源
V- 11 負 (最低) 電源