JAJSHI8B June   2019  – February 2024 TMUX1136

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性 (VDD = 5V ±10%)
    6. 5.6 電気的特性 (VDD = 3.3V ±10%)
    7. 5.7 電気的特性 (VDD = 1.8V ±10%)
    8. 5.8 電気的特性 (VDD = 1.2V ±10%)
    9.     代表的特性
  7. パラメータ測定情報
    1. 6.1 オン抵抗
    2. 6.2 オフ リーク電流
    3. 6.3 オン リーク電流
    4. 6.4 遷移時間
    5. 6.5 ブレイク ビフォー メイク
    6. 6.6 チャージ インジェクション
    7. 6.7 オフ絶縁
    8. 6.8 クロストーク
    9. 6.9 帯域幅
  8. 詳細説明
    1. 7.1 機能ブロック図
    2. 7.2 機能説明
      1. 7.2.1 双方向動作
      2. 7.2.2 レール ツー レールの動作
      3. 7.2.3 1.8V ロジック互換入力
      4. 7.2.4 フェイルセーフ ロジック
      5. 7.2.5 超低リーク電流
      6. 7.2.6 超低電荷注入
    3. 7.3 デバイスの機能モード
      1. 7.3.1 真理値表
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

TMUX1136 は、CMOS (相補型金属酸化膜半導体) 単極双投 (2:1) スイッチで、2 つのチャネルが独立に制御されます。このデバイスは 1.08V~5.5V の広い電源電圧範囲で動作するため、医療機器から産業システムまで、幅広い用途に適しています。このデバイスは、ソース (Sx) およびドレイン (Dx) ピンで、GND から VDD までの範囲の双方向アナログおよびデジタル信号をサポートします。すべてのロジック入力のスレッショルドは 1.8V ロジック互換で、有効な電源電圧範囲で動作していれば、TTL と CMOS の両方のロジックと互換性が保証されます。フェイルセーフ ロジック回路により、電源ピンよりも先に制御ピンに電圧が印加されるため、デバイスへの損傷の可能性が避けられます。

TMUX1136は、高精度スイッチおよびマルチプレクサのデバイス ファミリの製品です。これらのデバイスは、オンおよびオフ時のリーク電流が非常に小さく、電荷注入も少ないため、高精度の測定用途に使用できます。消費電流が 3nA と低く、
小さいパッケージ オプションが存在するため、携帯型アプリケーションでも使用できます。

パッケージ情報
部品番号 パッケージ (1) パッケージ サイズ(2)
TMUX1136 DGS (VSSOP、10) 3mm × 4.9mm
DQA (USON、10) 2.5mm × 1mm
詳細については、セクション 11 を参照してください。
パッケージ サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます。
GUID-CB9BE9AF-4788-4193-B255-7572458E4F35-low.gifアプリケーションの例
GUID-E2E4535C-0746-46DA-97BF-C75FEA3A20CD-low.gifブロック図