JAJSJ58B january   2015  – august 2023 TPS62065-Q1 , TPS62067-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Revision History
  6. Device Comparison Table
  7. Pin Configuration and Functions
  8. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6.     Typical Characteristics
  9. Parameter Measurement Information
  10. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1 Mode Selection (TPS62065-Q1) and Forced PWM Mode (TPS62067A-Q1)
      2. 9.3.2 Power Good (PG, TPS62067x-Q1)
      3. 9.3.3 Enable
      4. 9.3.4 Shutdown and Output Discharge
      5. 9.3.5 Soft Start
      6. 9.3.6 Undervoltage Lockout (UVLO)
      7. 9.3.7 Internal Current Limit and Foldback Current Limit For Short-Circuit Protection
      8. 9.3.8 Clock Dithering
      9. 9.3.9 Thermal Shutdown
    4. 9.4 Device Functional Modes
      1. 9.4.1 Power Save Mode
        1. 9.4.1.1 Dynamic Voltage Positioning
        2. 9.4.1.2 100% Duty-Cycle Low-Dropout Operation
  11. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
        1. 10.2.2.1 Output Voltage Setting
        2. 10.2.2.2 Output Filter Design (Inductor And Output Capacitor)
          1. 10.2.2.2.1 Inductor Selection
          2. 10.2.2.2.2 Output Capacitor Selection
          3. 10.2.2.2.3 Input Capacitor Selection
        3. 10.2.2.3 Checking Loop Stability
      3. 10.2.3 Application Curves
    3. 10.3 Power Supply Recommendations
    4. 10.4 Layout
      1. 10.4.1 Layout Guidelines
      2. 10.4.2 Layout Example
  12. 11Device and Documentation Support
    1. 11.1 Device Support
      1. 11.1.1 サード・パーティ製品に関する免責事項
    2. 11.2 ドキュメントの更新通知を受け取る方法
    3. 11.3 サポート・リソース
    4. 11.4 Trademarks
    5. 11.5 静電気放電に関する注意事項
    6. 11.6 用語集
  13. 12Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

TPS62065-Q1、TPS62067-Q1、TPS62067A-Q1 デバイスは高効率の同期整流式降圧 DC/DC コンバータです。本デバイスは、最大 2A の出力電流を供給できます。

2.9V~6Vの入力電圧範囲に対応でき、5V または 3.3V のシステム電源レールからの電力変換に最適です。TPS62065-Q1 および TPS62067-Q1 デバイスは、3MHz の固定スイッチング周波数で動作し、軽負荷電流時にはパワーセーブ・モードに自動的に切り替わり、負荷電流範囲の全体にわたって高効率を維持します。パワーセーブ・モードは、低出力電圧リップルに最適化されています。さらに低ノイズが要求されるアプリケーションの場合、TPS62065-Q1 デバイスは MODE ピンを High にすることで、強制的に固定周波数 PWM モードにすることができます。TPS62067-Q1 にはオープン・ドレインのパワー・グッド出力とパワーセーブ・モードがあり、TPS62067A-Q1 は固定周波数 PWM モードで動作します。シャットダウン・モードでは、消費電流が 5μA に低下し、内部回路により出力コンデンサが放電されます。TPS62065-Q1、TPS62067-Q1、および TPS62067A-Q1 デバイスは 1µH の小型インダクタと、10µF の小型出力コンデンサで動作するよう最適化されているため、最小のソリューション・サイズと、高いレギュレーション性能を実現できます。

新製品の TPS628502-Q1 は BOM コストとサイズを抑え、高効率などの特長を備えています。

製品情報
部品番号 パッケージ(1) パッケージ・サイズ(2)
TPS62065-Q1、TPS62067-Q1、TPS62067A-Q1 DSG (WSON、8) 2.00mm × 2.00mm × 0.80mm
利用可能なすべてのパッケージについては、データシートの末尾にある注文情報を参照してください。
パッケージ・サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます。
GUID-11C25B3D-E4C6-42DD-9079-5F5E831EE830-low.gif代表的なアプリケーション回路
GUID-DFE91A18-7A11-4211-8533-6748671D5C7B-low.gif効率と負荷電流との関係