JAJSP03
March 2025
TPS7A56
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱に関する情報
5.5
電気的特性
5.6
代表的特性
6
詳細説明
6.1
概要
6.2
機能ブロック図
6.3
機能説明
6.3.1
出力電圧設定およびレギュレーション
6.3.2
低ノイズおよび超高電源除去比 (PSRR)
6.3.3
プログラム可能なソフト スタート (NR/SS ピン)
6.3.4
高精度のイネーブルと UVLO
6.3.5
チャージ ポンプのイネーブルと BIAS レール
6.3.6
パワー グッド ピン (PG ピン)
6.3.7
アクティブ放電
6.3.8
サーマル シャットダウン保護機能 (TSD)
6.4
デバイスの機能モード
6.4.1
通常動作
6.4.2
ドロップアウト動作
6.4.3
ディセーブル
6.4.4
電流制限動作
7
アプリケーションと実装
7.1
アプリケーション情報
7.1.1
高精度イネーブル (外部 UVLO)
7.1.2
低電圧誤動作防止 (UVLO) 動作
7.1.2.1
UVLO での IN ピン
7.1.2.2
BIAS UVLO
7.1.2.3
UVLO の標準動作
7.1.2.4
UVLO (IN) と UVLO (BIAS) の相互作用
7.1.3
ドロップアウト電圧 (VDO)
7.1.4
入力および出力コンデンサの要件 (CINおよび COUT)
7.1.5
推奨されるコンデンサの種類
7.1.6
ソフトスタート、ノイズ低減 (NR/SS ピン)、パワーグッド (PG ピン)
7.1.7
ノイズと PSRR の最適化
7.1.8
可変動作
7.1.9
負荷過渡応答
7.1.10
チャージ ポンプ動作
7.1.11
シーケンシング
7.1.12
パワーグッド機能
7.1.13
並列接続により大出力電流と低ノイズを実現
7.1.14
消費電力 (PD)
7.1.15
推定接合部温度
7.1.16
TPS7A57EVM-056 の熱解析
7.2
代表的なアプリケーション
7.2.1
設計要件
7.2.2
詳細な設計手順
7.2.3
アプリケーション曲線
7.3
電源に関する推奨事項
7.4
レイアウト
7.4.1
レイアウトのガイドライン
7.4.2
レイアウト例
8
デバイスおよびドキュメントのサポート
8.1
デバイス サポート
8.1.1
開発サポート
8.1.2
デバイスの命名規則
8.2
ドキュメントのサポート
8.2.1
関連資料
8.3
ドキュメントの更新通知を受け取る方法
8.4
サポート・リソース
8.5
商標
8.6
静電気放電に関する注意事項
8.7
用語集
9
改訂履歴
10
メカニカル、パッケージ、および注文情報
10.1
メカニカル データ
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RTE|16
MPQF149D
サーマルパッド・メカニカル・データ
RTE|16
QFND525B
発注情報
jajsp03_oa
10.1
メカニカル データ