JAJA950 July 2025 TPS65222-Q1 , TPS65224-Q1
本アプリケーション ブリーフは、デジタル クラスター、ドライバー モニタリング システム、カメラ ミラー、産業用ビジョン モジュールなど、コンパクトで安全かつコスト効率の高いマルチレール電源供給が必要なシステムにおける TPS6522x-Q1 PMIC の実装に関する設計上の考慮事項を示しています。Sitara™ や Jacinto™ プロセッサなどの組込みプロセッサが ADAS やインフォテインメント プラットフォームの中核を担うようになるにつれ、電源ソリューションは性能要件に応じて拡張しつつも、厳しいサイズ、熱、信頼性の制約内に収める必要があります。
TPS65222-Q1 および TPS65224-Q1 は、4 基の高効率バック コンバータと 3 基の設定可能なロードロップアウト レギュレータを 5×6mm の単一パッケージに集積することで、これらの課題に対応しています。5.5A のシングル フェーズおよび最大 10A のデュアル フェーズバック動作をサポートしています。高性能 SoC に電力を供給しながら、基板スペースおよび BOM の複雑さを低減できます。この PMIC は統合型電源シーケンス ロジックおよび GPIO 設定可能な PDN プロファイルも備えており、最小限のハードウェア変更で複数のシステム構成に対応した再利用が可能です。TPS65224-Q1 のように内部 12ビット ADC を搭載したバリアントでは、電圧テレメトリにより重要な電源レールのシステム内監視が可能となり、診断および安全性確保に寄与します。
機能安全は TPS6522x-Q1 設計の基盤です。ISO26262 を考慮して開発されており、ASIL-B ハードウェア インテグリティ要件を満たすほか、統合型ウォッチドッグ、過電圧/低電圧監視、熱遮断、エラー信号管理などの内蔵保護機能を備えています。
同一機能を有しながら、表 1 に示すように若干異なる特徴を持つ 3 種類のバリアントが存在します。このドキュメントでは、これらすべてのデバイスを TPS6522x30-Q1 と総称しています。
| ジェネリック型番 (GPN) | 発注用型番 | ADC | パッケージ |
|---|---|---|---|
| TPS65224-Q1 | TPS6522430RAHRQ1 | あり | 非濡れ性フランク |
| TPS6522430WRAHRQ1 | あり | ウェッタブル フランク | |
| TPS65222-Q1 | TPS6522230WRAHRQ1 | なし | ウェッタブル フランク |
図 1 ブロック図統合可能なオプション部品が用意されています。特定の用途では、完全な機能を実現するためにこれらの部品が必要となる場合があります。
より詳細な電源設計ユーザーガイドおよび対応するユース ケースについては、以下のリンクからアクセスをリクエストしてください:https://www.ti.com/drr/opn/TPS6522X-DESIGN-RESOURCES 統合を可能な限り容易にします。