JAJSWP2 June 2025 TXG8041-EP
ADVANCE INFORMATION
標準 CMOS 入力は高インピーダンスであり、通常は「セクション 5.5」に示されている入力容量と並列の抵抗としてモデル化されます。 最悪条件下の抵抗は、「セクション 5.1」に示されている最大入力電圧と「セクション 5.5」に示されている最大入力リーク電流からオームの法則 (R = V ÷ I) を使用して計算します。
シュミット トリガ入力アーキテクチャのヒステリシスは、セクション 5.5の ΔVT で定義されるため、このデバイスは低速またはノイズの多い入力に対する耐性が非常に優れています。入力を低速で駆動すると、デバイスの動的な電流消費が増加します。シュミット トリガ入力の詳細については、シュミット トリガについてを参照してください。