JAJSXC1
October 2025
SN74LVC1G09B-Q1
ADVANCE INFORMATION
1
1
特長
2
アプリケーション
3
説明
5
4
ピン構成および機能
5
仕様
5.1
仕様
5.1.1
絶対最大定格
5.1.2
ESD 定格
5.1.3
推奨動作条件
5.1.4
熱に関する情報
5.1.5
電気的特性
5.1.6
スイッチング特性
6
パラメータ測定情報
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
オープン ドレイン CMOS 出力
7.3.2
部分的パワー ダウン (Ioff)
7.3.3
標準 CMOS 入力
7.3.4
クランプ ダイオード構造
7.4
デバイスの機能モード
8
アプリケーションと実装
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
設計要件
8.2.1.1
電源に関する考慮事項
8.2.1.2
入力に関する考慮事項
8.2.1.3
出力に関する考慮事項
8.2.2
詳細な設計手順
8.2.3
アプリケーション曲線
8.3
電源に関する推奨事項
8.4
レイアウト
8.4.1
レイアウトのガイドライン
8.4.2
レイアウト例
9
デバイスおよびドキュメントのサポート
9.1
ドキュメントのサポート
9.1.1
関連資料
9.2
ドキュメントの更新通知を受け取る方法
9.3
サポート・リソース
9.4
商標
9.5
静電気放電に関する注意事項
9.6
用語集
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
11.1
テープおよびリール情報
11.2
メカニカル データ
7.2
機能ブロック図
図 7-1
論理図 (正論理)