JAJSXF4 September   2025

ADVANCE INFORMATION  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性
    6. 5.6 タイミング要件
    7.     13
  7. 詳細説明
    1. 6.1 概要
    2. 6.2 機能ブロック図
    3. 6.3 機能説明
      1. 6.3.1 制御インターフェイスおよびスルーレート (RSLEW/CNTL)
      2. 6.3.2 FET ソース端子による電流検出
      3. 6.3.3 ハードウェア インターフェイス動作
      4. 6.3.4 SPI モード
        1. 6.3.4.1 パリティ ビット計算
        2. 6.3.4.2 SPI 入力パケット
        3. 6.3.4.3 SPI 応答パケット
        4. 6.3.4.4 SPI エラー報告
        5. 6.3.4.5 SPI デイジー チェーン
      5. 6.3.5 内蔵クランプ ダイオード、VCLAMP
      6. 6.3.6 パラレル出力
      7. 6.3.7 保護回路
        1. 6.3.7.1 ILIM アナログ電流制限
        2. 6.3.7.2 カットオフ遅延 (COD)
        3. 6.3.7.3 INRUSH モード
        4. 6.3.7.4 サーマル シャットダウン (TSD)
        5. 6.3.7.5 低電圧誤動作防止 (UVLO)
        6. 6.3.7.6 フォルト条件のまとめ
  8. アプリケーションと実装
    1. 7.1 アプリケーション情報
    2. 7.2 代表的なアプリケーション
      1. 7.2.1 推奨外付け部品
      2. 7.2.2 詳細な設計手順
        1. 7.2.2.1 消費電力
      3. 7.2.3 アプリケーション曲線
    3. 7.3 電源に関する推奨事項
      1. 7.3.1 バルク コンデンサ
    4. 7.4 レイアウト
      1. 7.4.1 レイアウトのガイドライン
      2. 7.4.2 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 8.1 ドキュメントのサポート
      1. 8.1.1 関連資料
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 商標
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報
Data Sheet

DRV81646 4 チャネル ローサイド ドライバ、カットオフ期間を備えた保護機能搭載

このリソースの元の言語は英語です。 翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。 実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

最新の英語版をダウンロード