JAJUA70 November   2025

 

  1.   1
  2.   説明
  3.   設計を開始
  4.   特長
  5.   アプリケーション
  6.   6
  7. 1評価基板の概要
    1. 1.1 はじめに
    2. 1.2 キットの内容
    3. 1.3 仕様
    4. 1.4 製品情報
  8. 2ハードウェア
    1. 2.1 コネクタ、ジャンパ、DIP スイッチ、テスト ポイントの説明
      1. 2.1.1 コネクタの説明
      2. 2.1.2 ジャンパの説明
      3. 2.1.3 DIP スイッチの説明
      4. 2.1.4 テスト ポイントの説明
  9. 3使いやすい機能
  10. 4実装結果
    1. 4.1 テスト構成と手順
      1. 4.1.1 テスト設定
      2. 4.1.2 スタック 2 評価基板のテスト構成
      3. 4.1.3 テスト方法
      4. 4.1.4 事前の注意事項
  11. 5アプリケーション曲線
    1. 5.1 効率
    2. 5.2 定常状態波形
    3. 5.3 ステップ負荷応答
    4. 5.4 AC ループ応答曲線
    5. 5.5 熱性能
  12. 6ハードウェア設計ファイル
    1. 6.1 回路図
    2. 6.2 PCB の層数
    3. 6.3 部品表
  13. 7追加情報
    1.     商標

ジャンパの説明

表 2-2 ジャンパの説明
コネクタピン説明デフォルト接続
JP11、2VIN 分圧抵抗に接続された UVLO/EN ピンY
2、3UVLO/EN ピンはバイアスに接続されています
JP21、2

ボード線図測定用の注入信号入力

Y
JP31、2FPWM に設定します
2、3DEM に設定しますY
JP41、2BIAS ピンから VIN への接続Y
JP51、2J8 からの RC フィルタ (ATRK/DTRK ピンに接続)。Y
J71、2DLY ピン
J81.2ATRK/DTRK ピンへの入力。RC フィルタが挿入されています。
J912 次側評価基板への SYNCIN
3非接続
52 次側評価基板への UVLO/EN
7EN2 から 2 次側評価基板への接続
92 次側評価基板への PGOOD
112 次側評価基板への ATRK/DTRK
132 次側評価基板への SS
152 次側評価基板への COMP
172 次側評価基板への MODE
192 次側評価基板への ILIM/IMON
212 次側評価基板への SCL
232 次側評価基板への SDA
2、4、6、8、10、12、14、16、18、20、22、24GND
J1011 次側評価基板の SYNCOUT
3非接続
51 次側評価基板の UVLO/EN
71 次側評価基板の EN2
91 次側評価基板の PGOOD
111 次側評価基板の ATRK/DTRK
131 次側評価基板の SS
151 次側評価基板の COMP
171 次側評価基板の MODE
191 次側評価基板の ILIM/IMON
21SCL を 1 次側評価基板に接続します
23SDA を 1 次側評価基板に接続します
2、4、6、8、10、12、14、16、18、20、22、24GND
J1310 ピン ヘッダーI2C 動作用コネクタ