JAJUA70 November 2025
| コネクタ | ピン | 説明 | デフォルト接続 |
|---|---|---|---|
| JP1 | 1、2 | VIN 分圧抵抗に接続された UVLO/EN ピン | Y |
| 2、3 | UVLO/EN ピンはバイアスに接続されています | ||
| JP2 | 1、2 | ボード線図測定用の注入信号入力 | Y |
| JP3 | 1、2 | FPWM に設定します | |
| 2、3 | DEM に設定します | Y | |
| JP4 | 1、2 | BIAS ピンから VIN への接続 | Y |
| JP5 | 1、2 | J8 からの RC フィルタ (ATRK/DTRK ピンに接続)。 | Y |
| J7 | 1、2 | DLY ピン | |
| J8 | 1.2 | ATRK/DTRK ピンへの入力。RC フィルタが挿入されています。 | |
| J9 | 1 | 2 次側評価基板への SYNCIN | |
| 3 | 非接続 | ||
| 5 | 2 次側評価基板への UVLO/EN | ||
| 7 | EN2 から 2 次側評価基板への接続 | ||
| 9 | 2 次側評価基板への PGOOD | ||
| 11 | 2 次側評価基板への ATRK/DTRK | ||
| 13 | 2 次側評価基板への SS | ||
| 15 | 2 次側評価基板への COMP | ||
| 17 | 2 次側評価基板への MODE | ||
| 19 | 2 次側評価基板への ILIM/IMON | ||
| 21 | 2 次側評価基板への SCL | ||
| 23 | 2 次側評価基板への SDA | ||
| 2、4、6、8、10、12、14、16、18、20、22、24 | GND | ||
| J10 | 1 | 1 次側評価基板の SYNCOUT | |
| 3 | 非接続 | ||
| 5 | 1 次側評価基板の UVLO/EN | ||
| 7 | 1 次側評価基板の EN2 | ||
| 9 | 1 次側評価基板の PGOOD | ||
| 11 | 1 次側評価基板の ATRK/DTRK | ||
| 13 | 1 次側評価基板の SS | ||
| 15 | 1 次側評価基板の COMP | ||
| 17 | 1 次側評価基板の MODE | ||
| 19 | 1 次側評価基板の ILIM/IMON | ||
| 21 | SCL を 1 次側評価基板に接続します | ||
| 23 | SDA を 1 次側評価基板に接続します | ||
| 2、4、6、8、10、12、14、16、18、20、22、24 | GND | ||
| J13 | 10 ピン ヘッダー | I2C 動作用コネクタ |