JAJSN78A October   2021  – January 2022 LMK1D2106 , LMK1D2108

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Fail-Safe Input
    4. 8.4 Device Functional Modes
      1. 8.4.1 LVDS Output Termination
      2. 8.4.2 Input Termination
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curves
  10. 10Power Supply Recommendations
  11. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Examples
  12. 12Device and Documentation Support
    1. 12.1 Documentation Support
      1. 12.1.1 Related Documentation
    2. 12.2 Receiving Notification of Documentation Updates
    3. 12.3 サポート・リソース
    4. 12.4 Trademarks
    5. 12.5 Electrostatic Discharge Caution
    6. 12.6 Glossary
  13. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 高性能 LVDS クロック・バッファ・ファミリ:最大 2GHz
    • デュアル 1:6 差動バッファ
    • デュアル 1:8 差動バッファ
  • 電源電圧:1.71V~3.465V
  • 小さい付加ジッタ:156.25MHz 時、12kHz~20MHz の範囲で最大 60fs RMS
    • 非常に小さい位相ノイズ・フロア:-164dBc/Hz (標準値)
  • 非常に小さい伝搬遅延:575ps (最大値)
  • 出力スキュー:20ps (最大値)
  • 高スイング LVDS (昇圧モード):AMP_SEL = 1 の場合、500mV VOD (標準値)
  • EN ピンによるバンクのイネーブル / ディスエーブル
  • フェイルセーフ入力動作
  • ユニバーサル入力は LVDS、LVPECL、LVCMOS、HCSL、CML の信号レベルに対応
  • LVDS リファレンス電圧 VAC_REF は、容量性結合入力に使用可能
  • 産業用温度範囲:–40℃~105℃
  • 以下に示すパッケージで供給
    • LMK1D2106:6mm × 6mm、40 ピン VQFN (RHA)

    • LMK1D2108:7mm × 7mm、48 ピン VQFN (RGZ)