JAJSFE9I
August 2018 – November 2022
TLV9051
,
TLV9052
,
TLV9054
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Device Comparison Table
6
Pin Configuration and Functions
7
Specifications
7.1
絶対最大定格
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information for Single Channel
7.5
Thermal Information for Dual Channel
7.6
Thermal Information for Quad Channel
7.7
電気的特性:VS (全電源電圧) = (V+) - (V-) = 1.8V~5.5V
7.8
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Operating Voltage
8.3.2
Rail-to-Rail Input
8.3.3
Rail-to-Rail Output
8.3.4
EMI Rejection
8.3.5
Overload Recovery
8.3.6
Packages With an Exposed Thermal Pad
8.3.7
Electrical Overstress
8.3.8
Input Protection
8.3.9
Shutdown Function
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Low-Side Current Sense Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.3
Application Curve
9.3
Power Supply Recommendations
9.4
Layout
9.4.1
Layout Guidelines
9.4.2
Layout Example
10
Device and Documentation Support
10.1
Documentation Support
10.1.1
Related Documentation
10.2
Related Links
10.3
Receiving Notification of Documentation Updates
10.4
サポート・リソース
10.5
Trademarks
10.6
Electrostatic Discharge Caution
10.7
Glossary
11
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
D|8
MSOI002K
DSG|8
MPDS308C
DGS|10
MPDS035C
PW|8
MPDS568
RUG|10
MPQF216A
DGK|8
MPDS028D
DDF|8
MPDS569B
サーマルパッド・メカニカル・データ
D|8
QFND304D
DSG|8
QFND141I
PW|8
QFND305D
RUG|10
QFND221
DGK|8
QFND519
発注情報
jajsfe9i_oa
jajsfe9i_pm
1
特長
高いスルー・レート:15V/µs
低い静止電流:330μA
レール・ツー・レール入出力
低い入力オフセット電圧:±0.33mV
ユニティ・ゲイン帯域幅:5MHz
低い広帯域ノイズ:15nV/√
Hz
低い入力バイアス電流:2pA
ユニティ・ゲイン安定
内部 RFI および EMI フィルタ
低コストのアプリケーション向けのスケーラブルな CMOS オペアンプ・ファミリ
最低 1.8V の電源電圧で動作
拡張温度範囲:–40℃~125℃