製品詳細

Number of channels (#) 2 Total supply voltage (Max) (+5V=5, +/-5V=10) 5.5 Total supply voltage (Min) (+5V=5, +/-5V=10) 1.8 Rail-to-rail In, Out GBW (Typ) (MHz) 5 Slew rate (Typ) (V/us) 15 Vos (offset voltage @ 25 C) (Max) (mV) 1.6 Iq per channel (Typ) (mA) 0.33 Vn at 1 kHz (Typ) (nV/rtHz) 20 Rating Catalog Operating temperature range (C) -40 to 125 Offset drift (Typ) (uV/C) 0.5 Features Cost Optimized, EMI Hardened, Shutdown, Small Size CMRR (Typ) (dB) 96 Output current (Typ) (mA) 50 Architecture CMOS
Number of channels (#) 2 Total supply voltage (Max) (+5V=5, +/-5V=10) 5.5 Total supply voltage (Min) (+5V=5, +/-5V=10) 1.8 Rail-to-rail In, Out GBW (Typ) (MHz) 5 Slew rate (Typ) (V/us) 15 Vos (offset voltage @ 25 C) (Max) (mV) 1.6 Iq per channel (Typ) (mA) 0.33 Vn at 1 kHz (Typ) (nV/rtHz) 20 Rating Catalog Operating temperature range (C) -40 to 125 Offset drift (Typ) (uV/C) 0.5 Features Cost Optimized, EMI Hardened, Shutdown, Small Size CMRR (Typ) (dB) 96 Output current (Typ) (mA) 50 Architecture CMOS
SOIC (D) 8 19 mm² 4.9 x 3.9 SOT-23-THN (DDF) 8 5 mm² 2.9 x 1.6 TSSOP (PW) 8 19 mm² 3 x 6.4 VSSOP (DGK) 8 15 mm² 3 x 4.9 VSSOP (DGS) 10 9 mm² 3 x 3 WSON (DSG) 8 4 mm² 2 x 2 X2QFN (RUG) 10 3 mm² 1.5 x 2
  • 高いスルーレート: 15V/µs
  • 低い静止電流: 330µA
  • レール・ツー・レールの入出力
  • 低い入力オフセット電圧: ±0.33mV
  • ユニティ・ゲイン帯域幅: 5MHz
  • 低い広帯域ノイズ: 15nV/√Hz
  • 低い入力バイアス電流: 2pA
  • ユニティ・ゲイン安定
  • 内部 RFI および EMI フィルタ
  • 低コストのアプリケーション向けのスケーラブルな CMOS オペアンプ・ファミリ
  • 最低 1.8V の電源電圧で動作
  • 拡張温度範囲 -40°C~125°C
  • 高いスルーレート: 15V/µs
  • 低い静止電流: 330µA
  • レール・ツー・レールの入出力
  • 低い入力オフセット電圧: ±0.33mV
  • ユニティ・ゲイン帯域幅: 5MHz
  • 低い広帯域ノイズ: 15nV/√Hz
  • 低い入力バイアス電流: 2pA
  • ユニティ・ゲイン安定
  • 内部 RFI および EMI フィルタ
  • 低コストのアプリケーション向けのスケーラブルな CMOS オペアンプ・ファミリ
  • 最低 1.8V の電源電圧で動作
  • 拡張温度範囲 -40°C~125°C

TLV9051、TLV9052、TLV9054デバイスは、それぞれシングル、デュアル、クワッドのオペアンプです。これらのデバイスは1.8V~5.5Vの低電圧で動作するよう最適化されています。入力と出力は、非常に高いスルー・レートでレール・ツー・レール動作が可能です。これらのデバイスは、コストが制限され、低電圧動作、高いスルー・レート、小さい静止電流が要求されるアプリケーションに理想的です。TLV905x ファミリの容量性負荷の駆動能力は 150pF ですが、抵抗性のオープン・ループ出力インピーダンスにより、はるかに高い容量性負荷で簡単に安定できます。

TLV905xS デバイスにはシャットダウン・モードが搭載されており、アンプをオフにしてスタンバイ・モードに移行すると、消費電流は標準値で 1µA 未満になります。

TLV905xファミリのデバイスはユニティ・ゲイン安定で、RFIおよびEMIフィルタが内蔵され、オーバードライブ状況でも位相反転が発生しないため、簡単に使用できます。

TLV9051、TLV9052、TLV9054デバイスは、それぞれシングル、デュアル、クワッドのオペアンプです。これらのデバイスは1.8V~5.5Vの低電圧で動作するよう最適化されています。入力と出力は、非常に高いスルー・レートでレール・ツー・レール動作が可能です。これらのデバイスは、コストが制限され、低電圧動作、高いスルー・レート、小さい静止電流が要求されるアプリケーションに理想的です。TLV905x ファミリの容量性負荷の駆動能力は 150pF ですが、抵抗性のオープン・ループ出力インピーダンスにより、はるかに高い容量性負荷で簡単に安定できます。

TLV905xS デバイスにはシャットダウン・モードが搭載されており、アンプをオフにしてスタンバイ・モードに移行すると、消費電流は標準値で 1µA 未満になります。

TLV905xファミリのデバイスはユニティ・ゲイン安定で、RFIおよびEMIフィルタが内蔵され、オーバードライブ状況でも位相反転が発生しないため、簡単に使用できます。

ダウンロード

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
10 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート TLV9051/TLV9052/TLV9054 5MHz、15V/µs、高スルー・レートのRRIOオペアンプ データシート (Rev. H 翻訳版) PDF | HTML 最新の英語版をダウンロード (Rev.I) PDF | HTML 2020年 6月 17日
アプリケーション・ノート Designing for TLV90xxS Operational Amplifiers with Shutdown (Rev. B) PDF | HTML 2022年 6月 8日
回路設計 Sine Wave Generator Circuit PDF | HTML 2021年 7月 21日
アプリケーション・ノート AN-31 Amplifier Circuit Collection (Rev. D) 2020年 10月 21日
技術記事 What is an op amp? 2020年 1月 21日
技術記事 Taking the family-first approach to op amp selection 2019年 10月 18日
アプリケーション・ノート Low Voltage, High Slew Rate Op-amps for Motor Drive Circuits 2018年 7月 23日
Analog Design Journal Second-sourcing options for small-package amplifiers 2018年 3月 26日
技術記事 How to lay out a PCB for high-performance, low-side current-sensing designs 2018年 2月 6日
技術記事 Low-side current sensing for high-performance cost-sensitive applications 2018年 1月 22日

設計および開発

追加の事項や他のリソースを参照するには、以下のタイトルをクリックすると、詳細ページを表示できます。

評価ボード

DIP-ADAPTER-EVM — DIP アダプタの評価基板

DIP-Adapter-EVM は、オペアンプの迅速なプロトタイプ製作とテストを可能にする評価基板です。小型の表面実装 IC とのインターフェイスを迅速、容易、低コストで実現します。付属の Samtec 端子ストリップか、回路への直接配線により、サポートされているオペアンプを接続できます。

DIP-Adapter-EVM キットは、業界標準の最も一般的なパッケージをサポートしています:

  • D と U(SOIC-8)
  • PW(TSSOP-8)
  • DGK(MSOP-8、VSSOP-8)
  • DBV(SOT23-6、SOT23-5、SOT23-3)
  • DCK(SC70-6、SC70-5)
  • DRL(SOT563-6)
ユーザー・ガイド: PDF
TI.com で取り扱いなし
評価ボード

DUAL-DIYAMP-EVM — デュアルチャネル・ユニバーサル DIY アンプ回路の評価基板

DUAL-DIYAMP-EVM はエンジニアと DIY ユーザーに実際のアンプ回路を提供し、短時間での設計コンセプトの評価やシミュレーションの検証を可能にするユニークな評価モジュール(EVM)ファミリです。業界標準の SOIC-8 パッケージに封止されたデュアル・パッケージのオペアンプ向けに設計されています。この EVM により、反転/非反転アンプ、サレンキー型フィルタ、複数のフィードバック・フィルタ、リファレンス・バッファ付き差動アンプ、デュアル・フィードバック付き分離抵抗 Riso、シングルエンド入力から差動出力への変換、差動入力から差動出力への変換、2 (...)
ユーザー・ガイド: PDF
TI.com で取り扱いなし
評価ボード

SMALL-AMP-DIP-EVM — SMALL-AMP-DIP-EVM

The Small-Amp-DIP-EVM speeds up small package op amp prototyping by providing a fast and easy way to interface with many industry-standard small-size packages. The Small-Amp-DIP-EVM supports 8 small package options including: DPW-5 (X2SON), DSG-8 (WSON), DCN-8 (SOT), DDF-8 (SOT), RUG-10 (X2QFN), (...)
ユーザー・ガイド: PDF
TI.com で取り扱いなし
シミュレーション・モデル

TLV9052 PSpice Model (Rev. D)

SBOMAO0D.ZIP (22 KB) - PSpice Model
シミュレーション・モデル

TLV9052 TINA-TI Reference Design (Rev. B)

SBOMAN8B.ZIP (29 KB) - TINA-TI Reference Design
シミュレーション・モデル

TLV9052 TINA-TI SPICE Model (Rev. B)

SBOMAO1B.ZIP (4 KB) - TINA-TI Spice Model
計算ツール

ANALOG-ENGINEER-CALC — アナログ技術者向けカリキュレータ

アナログ・エンジニア向けカリキュレータは、アナログ回路設計エンジニアが日常的に繰り返し行っている計算の多くを迅速化します。この PC ベース・ツールはグラフィカル・インターフェイスにより、帰還抵抗を使用したオペアンプのゲイン設定から、A/D コンバータ(ADC)のドライブ・バッファ回路の安定化に最適な部品の選択に至るまで、一般的に行われている各種計算のリストを表示します。スタンドアロン・ツールとして使用できるほか、『アナログ回路設計式一覧ポケット・ガイド』で説明されているコンセプトと組み合わせることもできます。
lock = エクスポートの承認が必要 (1 分)
設計ツール

CIRCUIT060013 — Inverting amplifier with T-network feedback circuit

この設計は入力信号、VIN を反転し、信号ゲイン 1000V/V または 60dB を適用します。T 帰還回路搭載の反転アンプは、値が小さい R4 や値が大きい帰還抵抗なしで高いゲインを取得するために使用できます。
設計ツール

CIRCUIT060015 — 調整可能なリファレンス電圧回路

この回路は、反転と非反転のアンプ回路を 1 つに組み合わせ、入力電圧の負の値から入力電圧までの可変の基準電圧を生成します。ゲインを増加して、負の最高基準電圧のレベルを増やすこともできます。
設計ツール

CIRCUIT060042 — 正弦波発振回路

この回路は、±2.5V 電源を使用するクワッドチャネルのオペアンプを採用し、10kHz の低歪み正弦波を生成します。これらのアンプは各 RC フィルタ段をバッファし、低歪みの出力を生成します。
設計ツール

CIRCUIT060074 — コンパレータによるハイサイド電流センシング回路

このハイサイド電流センシング・ソリューションは、レール・ツー・レール入力同相範囲に対応している 1 個のコンパレータを使用し、負荷電流が 1A を上回った合にコンパレータの出力端子 (COMP OUT) で過電流アラート (OC-Alert) 信号を生成します。この実装は、OC-Alert 信号をアクティブ・ローに設定しています。したがって、1A のスレッショルドを上回ったときに、コンパレータの出力がローになります。負荷電流が 0.5 A (50% 減少) に低下すると OC-Alert が論理 HIGH (...)
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー・ガイド: PDF
英語版をダウンロード (Rev.A): PDF
パッケージ ピン数 ダウンロード
SOIC (D) 8 オプションの表示
SOT-23-THIN (DDF) 8 オプションの表示
TSSOP (PW) 8 オプションの表示
VSSOP (DGK) 8 オプションの表示
VSSOP (DGS) 10 オプションの表示
WSON (DSG) 8 オプションの表示
X2QFN (RUG) 10 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 原材料組成
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ