PMP20588

Vollständig autarker Einzelanschluss Typ 2 (30 W) PoE PSE – Referenzdesign

PMP20588

Designdateien

Überblick

Das PMP20588-Referenzdesign verwendet den TPS23861-PSE-Controller zur Implementierung eines Typ-2-PoE-PSE mit einem einzelnen Anschluss.  Ein isolierter Flyback-Wandler, der den Strommodus-PWM-Controller LM5022 verwendet, nimmt einen 12-VDC-/24-VAC-Eingang auf und liefert eine 55-VDC-/600-mA-Ausgangsquelle für den PSE.  Dieses Design eignet sich ideal für jede PoE-PSE-Anwendung vom Typ 2 (30 W).

Merkmale
  • Völlig autonom, keine digitale Schnittstelle erforderlich
  • Vielseitigkeit durch 12-VDC- oder 24-VAC-Eingang
  • 1500-VRMS-Isolierung vom Eingang zum PSE-Ausgang
  • Port ON Status-LED
Ausgangsspannung – Auswahlmöglichkeiten PMP20588.1
Vin (Min) (V) 10.8
Vin (Max) (V) 38
Vout (Nom) (V) 55
Iout (Max) (A) .6
Ausgangsleistung (W) 33
Isoliert/Nicht isoliert Isolated
Eingabetyp DC
Topologie Flyback- Non Sync^POE
Herunterladen Video mit Transkript ansehen Video

Eine voll bestückte Platine wurde nur für Test- und Leistungsvalidierung entwickelt. Sie wird nicht zum Verkauf angeboten.

Wichtiger Hinweis

Dieses Referenzdesign ersetzt den inzwischen veralteten Baustein PMP20981.

Designdateien und Produkte

Designdateien

Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.

TIDUDC7.PDF (1378 KB)

Testergebnisse für das Referenzdesign, mit Wirkungsgraddiagrammen, Testvoraussetzungen und mehr.

TIDRRO3.PDF (234 KB)

Detaillierter Überblick über das Design-Layout zur Bestimmung der Position der Komponenten

TIDRRO2.PDF (38 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

TIDRRO5.ZIP (960 KB)

Dateien für 3D-Modelle oder 2D-Zeichnungen von IC-Komponenten

TIDCDL8.ZIP (539 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDCDL9.ZIP (911 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDRRO4.PDF (1304 KB)

Leiterplattenschicht-Plotdatei zur Erstellung des Design-Layouts der Leiterplatte

TIDRRO1.PDF (246 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

Produkte

Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.

Linear- und Low-Dropout-Regler (LDO)

TPS7A4001Einstellbarer Low-Dropout-Spannungsregler, 50 mA, 100 V, niedriger Ruhestrom, mit Aktivierung

Datenblatt: PDF | HTML
MOSFETs

CSD19533Q5A100 V, N-Kanal-NexFET™-Leistungs-MOSFET, Einzel-SON 5 mm x 6 mm, 9,5 mOhm

Datenblatt: PDF | HTML
Shunt-Spannungsreferenzen

TL431Einstellbarer Präzisions-Shunt-Regler

Datenblatt: PDF | HTML
AC/DC- und DC/DC-Controller (externer FET)

LM5022Controller (Boost, SEPIC und Flyback) 6−60 V, großer Vin-Bereich, Strommodus

Datenblatt: PDF | HTML
Energiequellen

TPS238614-Kanal-Power-over-Ethernet (PoE)-PSE mit 2 Paaren, Typ 2, mit autonomem Modus

Datenblatt: PDF | HTML
MOSFETs

CSD19538Q3A100 V, N-Kanal-NexFET™-Leistungs-MOSFET, Einzel-SON 3 mm x 3 mm, 61 mOhm

Datenblatt: PDF | HTML
MOSFETs

CSD19537Q3100 V, N-Kanal-NexFET™-Leistungs-MOSFET, Einzel-SON 3 mm x 3 mm, 14,5 mOhm

Datenblatt: PDF | HTML

Technische Dokumentation

star
= Von TI ausgewählte Top-Dokumentation
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 1
Typ Titel Neueste englische Version herunterladen Datum
* Prüfbericht PMP20588 Test Results 29.06.2017

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.