TIDA-00467

Synchronisierung mehrerer JESD204B-ADCs zur Positionsbestimmung des Emitter – Referenzdesign

TIDA-00467

Designdateien

Überblick

A common technique to estimate the position of emitters uses the amplitude and phase shift data of a signal derived from an array of spatially distributed sensors. For such systems, it is important to guarantee a deterministic phase relationship between the sensors to minimize errors in the actual measured data. This application design will discuss how multiple Analog to Digital Converters (ADCs) with a JESD204B interface can be synchronized so that the
sampled data from the ADCs are phase aligned.

Merkmale
  • Synchronized 2 giga sample ADCs sampling at 3.072GHz
  • System expandable to more than 2 ADCs
  • Phase variation less than 1 ADC clock period
  • Easy to use software interface for control and data acquisition
  • Excellent spur and noise perfromance of ADC at 3.072GHz
  • This design is tested and includes software, demo hardware and a design guide.
Industrieanwendungen
Herunterladen Video mit Transkript ansehen Video

Eine voll bestückte Platine wurde nur für Test- und Leistungsvalidierung entwickelt. Sie wird nicht zum Verkauf angeboten.

Designdateien und Produkte

Designdateien

Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.

TIDU851.PDF (604 KB)

Überblick über Referenzdesigns und verifizierte Leistungstestdaten

TIDRE87.PDF (1262 KB)

Detaillierter Überblick über das Design-Layout zur Bestimmung der Position der Komponenten

TIDRE88.PDF (117 KB)

Detaillierter Überblick über das Design-Layout zur Bestimmung der Position der Komponenten

TIDRE85.PDF (318 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

TIDRE86.PDF (216 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

TIDRE90.ZIP (9933 KB)

Dateien für 3D-Modelle oder 2D-Zeichnungen von IC-Komponenten

TIDCA48.ZIP (712 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDCA49.ZIP (1437 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDRE89.PDF (2955 KB)

Leiterplattenschicht-Plotdatei zur Erstellung des Design-Layouts der Leiterplatte

TIDRE83.PDF (1278 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

TIDRE84.PDF (251 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

Produkte

Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.

Takt-Jitter-Cleaner

LMK04828Ultra rauscharmer, JESD204B-konformer Takt-Jitter-Cleaner mit integriertem 2.370 bis 2.630-MHz-VCO0.

Datenblatt: PDF | HTML
Highspeed-ADCs (≥ 10 MSPS)

ADC12J4000Analog-zu-Digital-Wandler (ADC), 12-Bit, 4.0 GSPS, mit HF-Abtastung

Datenblatt: PDF | HTML

Entwicklung starten

Software

Support-Software

TIDCA50 — TIDA-00467 Software

Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Hardware-Entwicklung
Referenzdesign
TIDA-00467 Synchronisierung mehrerer JESD204B-ADCs zur Positionsbestimmung des Emitter – Referenzdesign
Download-Optionen

TIDCA50 TIDA-00467 Software

close
Aktuelle Version
Version: 01.00.00.00
Veröffentlichungsdatum: 12.04.2015
Hardware-Entwicklung
Referenzdesign
TIDA-00467 Synchronisierung mehrerer JESD204B-ADCs zur Positionsbestimmung des Emitter – Referenzdesign

Versionsinformationen

The design resource accessed as www.ti.com/lit/zip/tidca50 or www.ti.com/lit/xx/tidca50/tidca50.zip has been migrated to a new user experience at www.ti.com/tool/download/TIDCA50. Please update any bookmarks accordingly.

Technische Dokumentation

star
= Von TI ausgewählte Top-Dokumentation
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 1
Typ Titel Neueste englische Version herunterladen Datum
* Designleitfaden Synchronizing Multiple JESD204B ADCs for Emitter Position Location Design Guide 24.03.2015

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.