TIDEP0026

Referenzdesign für K2E Taktgenerierung

TIDEP0026

Designdateien

Überblick

A single clock source should not be used to drive multiple clock inputs for a high-performance processor device, such as multicore ARM Cortex-A15 based 66AK2Ex and AM5K2Ex processors, since excessive loading, reflections, and noise will negatively impact performance. These can be avoided through the use of a differential clock tree instead of a single clock source. This design demonstrates clock generation for the 66AK2Ex and AM5K2Ex families of KeyStone II ARM A15 + DSP and ARM-only multicore processors by use of a differential clock tree. This design shows a complete clock tree resulting in generation of all clocks needed for SoC cores and interfaces.

Merkmale
  • Differential clock tree for 66AK2Ex and AM5K2Ex multicore ARM Cortex-A15 SoCs
  • Uses CDCM6208 to generate all clocks needed by SoC and peripherals
  • Uses CDCM6208 EVM Control GUI to generate control register values.
  • Complete system reference with schematics, BOM, design files, and HW Design Guide, implemented on the K2E EVM platform for testing and evaluation.
Industrieanwendungen
Herunterladen Video mit Transkript ansehen Video

Eine voll bestückte Platine wurde nur für Test- und Leistungsvalidierung entwickelt. Sie wird nicht zum Verkauf angeboten.

Designdateien und Produkte

Designdateien

Laden Sie sich sofort einsetzbare Systemdateien herunter, um Ihren Designprozess zu beschleunigen.

TIDU580.PDF (936 KB)

Überblick über Referenzdesigns und verifizierte Leistungstestdaten

TIDRB25.PDF (84 KB)

Vollständige Liste mit Designkomponenten, Referenz-Bezeichnern und Hersteller-/Teilenummern

TIDRB28.PDF (2213 KB)

Dateien für 3D-Modelle oder 2D-Zeichnungen von IC-Komponenten

TIDC686.ZIP (12 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDC685.ZIP (26925 KB)

Designdatei mit Informationen zur physikalischen Platinenschicht der Design-Platine

TIDRB27.ZIP (7495 KB)

Leiterplattenschicht-Plotdatei zur Erstellung des Design-Layouts der Leiterplatte

TIDRB23.PDF (256 KB)

Detailliertes Schaltplandiagramm für Design-Layout und Komponenten

Produkte

Enthält TI-Produkte in der Entwicklung und mögliche Alternativen.

Audio- & Radar-DSP-SoCs

66AK2E05Hochleistungs-Multicore DSP+Arm – 4x Arm A15-Kerne, 1x C66x DSP-Kern, NetCP, 10 GbE

Datenblatt: PDF
Multimedia- & Industrienetzwerk-SoCs

AM5K2E02Sitara-Prozessor: Dual-Arm Cortex-A15

Datenblatt: PDF
Multimedia- & Industrienetzwerk-SoCs

AM5K2E04Sitara-Prozessor: Vierfach-Arm Cortex-A15

Datenblatt: PDF

Technische Dokumentation

star
= Von TI ausgewählte Top-Dokumentation
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 3
Typ Titel Neueste englische Version herunterladen Datum
* Designleitfaden Reference Clock Generation for 66AK2E0x and AM5K2E0x Design Guide 08.10.2014
Third party document K2E EVM Technical Information [eInfochips] 08.10.2014
Anwendungshinweis Hardware Design Guide for KeyStone II Devices 24.03.2014

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Alle Forenthemen auf Englisch anzeigen

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support.