ADS54J54EVM

Módulo de evaluación del convertidor analógico a digital ADS54J54 de cuatro canales, 14 bits y 500 M

ADS54J54EVM

Haga su pedido ahora

Información general

The ADS54J54 EVM demonstrates the performance of a quad 500Msps 14 bit ADC with the JESD204B interface. It includes the ADS54J54 device and JESD204B clocking is provided by the LMK04828 and TI voltage regulators to provide the necessary voltages. The input for each channel of the ADC is by default connected to a transformer input circuit which can be connected to a 50 ohm single ended signal source. The clock reference input is provided via a transformer input and can be connected to a 50 ohm single ended clock source. An onboard LMK04828 can be used to generate the necessary JESD204B clocks. Register access is provided through the on board USB connection and a GUI. An industry standard JESD204B pin assignment on a FMC connector allows direct connection to the TSW14J56 Capture Card as well as many commercially available FPGA development platforms.

Funciones
  • Flexible input clock buffer with 1/2/4 divider to simplify clocking
  • On chip dither to improve SFDR
  • JESD204B data interface to simplify digital interface, compliant up to 5.0Gbps lane rates
  • Supports JESD204B subclass 1 for synchronization and compatibility
  • Channels A and B can be configured separately from Channels C and d for mixed mode use
  • Optional e2x-decimation filter outputs sample data at ½ sample rate for improved SNR

 

ADC de alta velocidad (≥ 10 MSPS)
ADS54J54 Convertidor analógico a digital (ADC) de cuatro canales, 14 bits y 500 MSPS
Descargar Ver vídeo con transcripción Video

Empiece

  1. Order the evaluation board - ADS54J54EVM
  2. Order (if needed) the FPGA capture card - TSW14J50EVM
  3. Read the evaluation board user's guide
  4. Make sure you have or buy the necessary power supplies for both boards
  5. Download and install the GUI for the evaluation board
  6. Download and install HSDCPro software for the TSW14J50EVM capture card

Solicite y comience el desarrollo

Placa de evaluación

ADS54J54EVM — Módulo de evaluación del convertidor analógico a digital ADS54J54 de cuatro canales, 14 bits y 500 MSPS

Productos y hardware compatibles
En inventario
Límite:
Agotado en TI.com
No disponible en TI.com

ADS54J54EVM Módulo de evaluación del convertidor analógico a digital ADS54J54 de cuatro canales, 14 bits y 500 MSPS

close
Versión: null
Fecha de publicación:
GUI para el módulo de evaluación (EVM)

SLAC624 — ADS54J54 EVM SPI GUI Installer v1.1

Productos y hardware compatibles

Productos y hardware compatibles

Productos
ADC de alta velocidad (≥ 10 MSPS)
ADS54J54 Convertidor analógico a digital (ADC) de cuatro canales, 14 bits y 500 MSPS
Desarrollo de hardware
Placa de evaluación
ADS54J54EVM Módulo de evaluación del convertidor analógico a digital ADS54J54 de cuatro canales, 14 bits y 500 M
Opciones de descarga

SLAC624 ADS54J54 EVM SPI GUI Installer v1.1

close
Versión: 01.00.00.0A
Fecha de publicación: 18/02/2015
lock = Requiere aprobación de exportación (1 minuto)
Productos
ADC de alta velocidad (≥ 10 MSPS)
ADS54J54 Convertidor analógico a digital (ADC) de cuatro canales, 14 bits y 500 MSPS
Desarrollo de hardware
Placa de evaluación
ADS54J54EVM Módulo de evaluación del convertidor analógico a digital ADS54J54 de cuatro canales, 14 bits y 500 M

Información de la versión

The design resource accessed as www.ti.com/lit/zip/slac624 or www.ti.com/lit/xx/slac624a/slac624a.zip has been migrated to a new user experience at www.ti.com/tool/download/SLAC624. Please update any bookmarks accordingly.
Se aplican los Términos y condiciones estándar de TI para los elementos de evaluación.

Archivos de diseño

Documentación técnica

star
= Principal documentación seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 4
Tipo Título Descargar la versión más reciente en inglés Fecha
* EVM User's guide ADS54J54 EVM Users Guide (Rev. A) 8/01/2016
Certificado ADS54J54EVM EU Declaration of Conformity (DoC) 2/01/2019
Guía del usuario Pipeline ADC Code Error Rate Analysis and Measurement 3/11/2015
Guía de diseño ADS58J89, ADS54J54EVM Design Package (Rev. A) 10/07/2015

Recursos de diseño

Desarrollo de hardware

Placa de evaluación
TSW14J50EVM Generador de patrones/captura de datos: EVM de convertidor de datos con 8 carriles JESD204B de 0.6-6

Desarrollo de software

Soporte de software
DATACONVERTERPRO-SW Software profesional de conversión de datos de alta velocidad

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

Ver todos los temas del foro en inglés

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene alguna pregunta sobre la calidad, el empaquetado o el pedido de productos de TI, consulte el servicio de asistencia de TI.