PMP22165
Diseño de referencia de alimentación para la plataforma de aceleración computacional adaptativa (
PMP22165
Información general
Este diseño de referencia aborda los requisitos de la plataforma de aceleración computacional adaptativa (ACAP) de Xilinx Versal y consta de un circuito integrado de administración de potencia (PMIC) para carriles del sistema junto con un controlador mulltifase y etapas de potencia para soportar cargas de procesador de corriente más altas. Las cargas dinámicas integradas en las salidas críticas permiten realizar pruebas bajo los exigentes requisitos de alimentación de Xilinx. El PMP22165 junto con el módulo de evaluación TPS53681 es una solución que ha sido puesta a prueba y ofrece rendimiento con componentes necesarios para cumplir con los requisitos del procesador para los casos de uso más comunes de Versal: el uno y el tres.
Funciones
- El PMIC TPS650861 de 10 carriles que puede ser programable por el usuario para alimentación a nivel del sistema y gestión completa de la secuencia del diseño
- Solución de potencia del sistema completo para los casos de uso más comunes de Versal: el uno y el tres
- Combinación optimizada de la etapa de potencia para una eficiencia máxima del 92 % en el carril VCCINT a la tensión de salida nominal
- Cargas dinámicas integradas para salidas más críticas
| Opciones de tensión de salida | PMP22165.1 | PMP22165.2 | PMP22165.3 | PMP22165.4 | PMP22165.5 | PMP22165.6 | PMP22165.7 | PMP22165.8 | PMP22165.9 |
|---|---|---|---|---|---|---|---|---|---|
| Tensión de entrada (Min) (V) | 7 | 7 | 1.5 | 7 | 3.2 | 3.3 | 3.2 | 3.2 | 7 |
| Tensión de entrada (Máx) (V) | 14 | 14 | 1.5 | 14 | 3.4 | 3.3 | 3.4 | 3.4 | 14 |
| Tensión de salida (Nom) (V) | 3.3 | 1.5 | 1.5 | 1.2 | .88 | 3.3 | 2.5 | 1.1 | .8 |
| Amperímetro de salida (Máx) (A) | 4 | 4 | .2 | 4.8 | 3.1 | .5 | .5 | .5 | 165 |
| Potencia de salida (W) | 13.2 | 6 | .3 | 5.76 | 2.728 | 1.65 | 1.25 | .55 | 132 |
| Aislado/Sin aislar | Non-Isolated | Non-Isolated | Non-Isolated | Non-Isolated | Non-Isolated | Non-Isolated | Non-Isolated | Non-Isolated | Non-Isolated |
| Tipo de entrada | DC | DC | DC | DC | DC | DC | DC | DC | DC |
| Topología | Buck- Synchronous | Buck- Synchronous | Other | Buck- Synchronous | Buck- Synchronous | Other | Buck- Synchronous | Buck- Synchronous | Buck- Multiphase |
Se desarrolló una placa completamente integrada únicamente para pruebas y validación de rendimiento y no está disponible para la venta.
Archivos de diseño y productos
Archivos de diseño
Descargue archivos de sistema listos para usar para acelerar su proceso de diseño.
Resultados de las pruebas del diseño de referencia, incluidos gráficos de eficiencia, requisitos previos para las pruebas, etc.
Descripción detallada del diseño para la instalación de componentes
Lista completa de componentes de diseño, designadores de referencia y números de fabricantes/piezas
Archivos para modelos 3D o dibujos 2D de componentes de IC
Fichero de diseño que contiene información sobre la capa física de la PCB de diseño
Archivo de trazado de capas de PCB para generar el trazado del diseño de PCB
Diagrama esquemático detallado del diseño y los componentes
Productos
Incluye productos de TI en el diseño y posibles alternativas.
CSD95490Q5MC — Etapa de potencia NexFET™ de buck sincrónico de 75 A con encapsulado Dual Cool
Inicio de desarrollo
Documentación técnica
| Tipo | Título | Descargar la versión más reciente en inglés | Fecha | ||
|---|---|---|---|---|---|
| * | Informe de prueba | Power for Xilinx Versal Adaptive Compute Acceleration Platform Reference Design | 14/05/2020 |
Soporte y capacitación
Foros de TI E2E™ con asistencia técnica de los ingenieros de TI
El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.
Si tiene alguna pregunta sobre la calidad, el empaquetado o el pedido de productos de TI, consulte el servicio de asistencia de TI.