TIDA-00153

JESD204B Diseño de latencia de enlace mediante un ADC de alta velocidad

TIDA-00153

Archivos de diseño

Información general

JESD204B links are the latest trend in data-converter digital interfaces. These links take advantage of high-speed serial-digital technology to offer many compelling benefits including improved channel densities. This reference design addresses one of the challenges of adopting the new interface: understanding and designing the link latency. An example achieves deterministic latency and determines the link latency of a system containing the Texas Instruments LM97937 ADC and Xilinx Kintex 7 FPGA.

Funciones
  • Guarantee deterministic latency across the JESD204B link
  • Understand the tradeoff between link latency and tolerance to link delay variation
  • Use a formulaic and procedure-based approach to design the link latency
  • Implement a JESD204B link using Texas Instruments' ADC16DX370 or LM97937 ADC and a Xilinx Kintex 7 FPGA
Descargar Ver vídeo con transcripción Video

Se desarrolló una placa completamente integrada únicamente para pruebas y validación de rendimiento y no está disponible para la venta.

Archivos de diseño y productos

Archivos de diseño

Descargue archivos de sistema listos para usar para acelerar su proceso de diseño.

TIDU171.PDF (125 KB)

Descripción general del diseño de referencia y datos de las pruebas de rendimiento verificadas

TIDU229.PDF (392 KB)

Resultados de las pruebas del diseño de referencia, incluidos gráficos de eficiencia, requisitos previos para las pruebas, etc.

TIDR412.PDF (75 KB)

Lista completa de componentes de diseño, designadores de referencia y números de fabricantes/piezas

TIDC288.ZIP (706 KB)

Fichero de diseño que contiene información sobre la capa física de la PCB de diseño

TIDR411.PDF (162 KB)

Diagrama esquemático detallado del diseño y los componentes

Productos

Incluye productos de TI en el diseño y posibles alternativas.

Limpiadores de fluctuación de reloj

LMK04828Limpiador de fluctuación de reloj compatible con JESD204B de ruido ultrabajo con VCO0 integrado de 2

Hoja de datos: PDF | HTML
ADC de alta velocidad (≥ 10 MSPS)

ADC16DX370Convertidor analógico a digital (ADC) de dos canales, 16 bits y 370 MSPS

Hoja de datos: PDF | HTML
Reguladores lineales y de baja salida (LDO)

LP5900Regulador de voltaje de 150 mA, bajo ruido, baja IQ y baja caída con habilitación

Hoja de datos: PDF | HTML
Reguladores lineales y de baja salida (LDO)

LP3878-ADJRegulador de voltaje ajustable de baja caída de 800 mA, 16 V, con habilitación

Hoja de datos: PDF | HTML

Documentación técnica

star
= Principal documentación seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 2
Tipo Título Descargar la versión más reciente en inglés Fecha
* Guía de diseño JESD204B Link Latency Using a High-Speed ADC and FPGA Design Guide 18/02/2014
* Informe de prueba TIDA-00153 Test Results 19/02/2014

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

Ver todos los temas del foro en inglés

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene alguna pregunta sobre la calidad, el empaquetado o el pedido de productos de TI, consulte el servicio de asistencia de TI.