TIDA-01346

Diseño de referencia de combinación PLL múltiple para fluctuaciones <40 fs (de 100 Hz a 100 MHz)

TIDA-01346

Archivos de diseño

Información general

El diseño TIDA-01346 utiliza dos sintetizadores LMX2594 en conjunto para generar un nivel de ruido más bajo del que sería posible con uno solo. Al combinar la salida de dos sintetizadores que están en fase, es posible un beneficio teórico del ruido de fase de 3 dB debido a que la potencia de salida es de 6 dB más alta, mientras que la potencia de ruido es solo 3 dB más alta. Gracias a su característica SYNC, el sintetizador LMX2594 permite lograr una fase precisa y repetible, además de ofrecer ajustes de fase programables que compensan posibles errores causados por diferencias en el trazado u otros elementos.

Funciones
  • Frecuencia de salida de 3 a 12.5 GHz
  • Fluctuación rms de 40 fs a 9 GHz (100 Hz a 100 MHz)
Descargar Ver vídeo con transcripción Video

Se desarrolló una placa completamente integrada únicamente para pruebas y validación de rendimiento y no está disponible para la venta.

Archivos de diseño y productos

Archivos de diseño

Descargue archivos de sistema listos para usar para acelerar su proceso de diseño.

TIDUD10A.PDF (1211 KB)

Descripción general del diseño de referencia y datos de las pruebas de rendimiento verificadas

TIDRQN4.PDF (146 KB)

Descripción detallada del diseño para la instalación de componentes

TIDRQN3.PDF (18 KB)

Lista completa de componentes de diseño, designadores de referencia y números de fabricantes/piezas

TIDRQN6.ZIP (2760 KB)

Archivos para modelos 3D o dibujos 2D de componentes de IC

TIDCDC8.ZIP (3580 KB)

Fichero de diseño que contiene información sobre la capa física de la PCB de diseño

TIDRQN5.PDF (641 KB)

Archivo de trazado de capas de PCB para generar el trazado del diseño de PCB

TIDRQN2.PDF (185 KB)

Diagrama esquemático detallado del diseño y los componentes

Productos

Incluye productos de TI en el diseño y posibles alternativas.

PLL y sintetizadores de RF

LMX2594Sintetizador RF PLLatinum™, banda ancha de 15 GHz, sincronización de fase y compatible con JESD204B

Hoja de datos: PDF | HTML

Documentación técnica

star
= Principal documentación seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 1
Tipo Título Descargar la versión más reciente en inglés Fecha
* Guía de diseño Multiple PLL Combination Reference Design for < 40-fs Jitter (100 Hz to 100 MHz) (Rev. A) 13/06/2017

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

Ver todos los temas del foro en inglés

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene alguna pregunta sobre la calidad, el empaquetado o el pedido de productos de TI, consulte el servicio de asistencia de TI.