Este diseño de referencia muestra cómo lograr el intercalado de varios convertidores analógico a digital (ADC) con altas velocidades de muestreo y buena resolución a bajo costo de la BOM. Este diseño de referencia se diseñó teniendo en cuenta los sistemas de imagen electrónica. Las imágenes de alta definición y otras aplicaciones de procesamiento de señales de alta velocidad requieren ADC que puedan lograr alta resolución, alta SNR, alta velocidad y bajo consumo de potencia. Estos requisitos no siempre se pueden cumplir con un único chip. Al intercalar varios ADC SAR, el diseño optimiza las compensaciones entre los diferentes ADC para satisfacer todos los requisitos del sistema.
Funciones
- Resolución: 14 bits
- tipo de entrada: monopolar de extremo único
- SNR > 73 dB, ENOB: 12 bits, THD < –80 dB
- Potencia: <33 mW
- Baja latencia en comparación con la solución basada en ADC por etapas
- Dimensiones compactas: 22 mm x 13 mm