PMP10580

電源ソリューション、Terasic DE0-Nano(Cyclone IV)用 - リファレンス・デザイン

概要

PMP10580 リファレンス・デザインでは、Altera 製 Cyclone® IV FPGA に電力を供給するために必要とされるすべての電源レールを実装できます。  DE0-Nano は、Terasic 社によって開発されたもので、この基板は Terasic 社の Web サイトから購入できます。

特長
  • Altera 製 Cyclone® IV FPGA に電力を供給するために必要とされるすべての電源レールを実装
  • これらのレールは、リニア・レギュレータを使用して生成されます。
  • テスト済みで実績のあるソリューション

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDU734.PDF (926 K)

効率グラフや試験の前提条件などを含める、このリファレンス・デザインに関する試験結果

TIDRCJ5.PDF (652 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDRCJ6.PDF (29 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDRCJ7.PDF (186 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

製品

設計や代替製品候補に TI 製品を含めます。

リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

LP38500-ADJ1.5A、調整可能な超低ドロップアウト電圧レギュレータ

データシート: PDF
リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

LP5900イネーブル搭載、150mA、低ノイズ、低静止電流 (IQ)、低ドロップアウト電圧レギュレータ

データシート: PDF | HTML
非反転バッファとドライバ

SN74AUC17シュミット・トリガ入力、6 チャネル、0.8V ~ 2.7V ハイスピード・バッファ

データシート: PDF
高精度 ADC

ADC128S0228 チャネル、50kSPS ~ 200kSPS、12 ビット A/D コンバータ

データシート: PDF | HTML

技術資料

結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 タイトル 英語版のダウンロード 日付
試験報告書 PMP10580 Test Results 2015年 1月 13日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ