PMP8372

24V 入力、低雑音、分割レール(+/-5V)出力電圧、300mA 出力

概要

PMP8372 のデザインはサイズの小型化に最適化されており、TPS84250 降圧パワー・モジュールを上側、負電圧出力の TPS84259 パワー・モジュールを下側に配置して、12V/24V の電源電圧から正と負両方の出力電圧を供給します。抵抗の変更により、出力電圧を ±3V から ±15V の範囲で調整できます。このデザインでは、1A の出力電流を供給できます。正電圧入力の TPS7A4700 LDO と負電圧入力の TPS7A3301 LDO を採用し、低雑音、高 PSRR のソリューションを実現したことから、バイポーラ・アンプ、データ・コンバータ、その他雑音に敏感なアナログ回路にとって理想的です。

特長
  • 広い入力電圧範囲:7V ~ 40V
  • デュアル出力電圧を ±3V から ±15V の範囲で調整でき、1A 出力が可能
  • 高 PSRR LDO:正出力 80dB PSRR @ 100Hz および負出力 72dB PSRR @ 100kHz
  • 正出力雑音:7µVrms(10Hz、100kHz)、負出力雑音:30µVrms(10Hz、100kHz)
  • バイポーラ・アンプ、データ・コンバータ、その他雑音に敏感なアナログ回路に適した超低雑音。
ダウンロード 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム ファイルをダウンロードすると、設計プロセスを迅速化できます。

SLVU784.PDF (1653 KB)

効率グラフや試験の前提条件などを含める、このリファレンス デザインに関する試験結果

SLVRB00A.PDF (203 KB)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

SLVC451.ZIP (422 KB)

PCB 設計の基板層に関する情報を記載した設計ファイル

SLVU785.PDF (26 KB)

PCB 設計レイアウトを生成するための PCB 基板層のプロット ファイル

SLVRAZ9A.PDF (127 KB)

設計レイアウトとコンポーネントを示した詳細な回路図

製品

設計や代替製品候補に TI 製品を含めます。

パワー モジュール (インダクタ内蔵)

TPS842594.5V ~ 40V、2A、最大 15W、負電圧出力、統合型電源ソリューション

データシート: PDF
リニア レギュレータと低ドロップアウト (LDO) レギュレータ

TPS7A33イネーブル搭載、1A、高 PSRR、負電圧、調整可能な低ドロップアウト電圧レギュレータ

データシート: PDF | HTML
リニア レギュレータと低ドロップアウト (LDO) レギュレータ

TPS7A47イネーブル搭載、1A、36V、低ノイズ、高 PSRR、低ドロップアウト電圧レギュレータ

データシート: PDF | HTML
パワー モジュール (インダクタ内蔵)

TPS842507V ~ 50V、2.5A、降圧、統合型電源ソリューション

データシート: PDF

技術資料

star
= TI が選定した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
タイプ タイトル 最新の英語版をダウンロード 日付
* 試験報告書 PMP8372 Test Results 2012/09/21

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

投稿されたすべてのフォーラムトピック (英語) を表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。

ビデオ