CDCM7005EVM-CVAL

CDCM7005-SP 평가 모듈

CDCM7005EVM-CVAL

지금 주문하기

개요

The CDCM7005 is a high-performance, low phase noise and low skew clock synchronizer that synchronizes an on-board voltage controlled crystal oscillator (VC(X)O) frequency to an external reference clock. The device operates up to 2 GHz. The PLL loop bandwidth and damping factor can be adjusted to meet different system requirements by selecting the external VC(X)O, loop filter components, frequency for PFD, and charge pump current. Each of the five differential LVPECL and five LVCMOS pair outputs can be programmed by a serial peripheral interface (SPI). The SPI allows individual control of the frequency and enable/disable state of each output. As the system requires external components like a loop filter and VC(X)O, this EVM provides an easy method to evaluate and modify the performance and parameters of the clock system in conjunction with the specific customer application. Loop bandwidth can be selected as low as 10 Hz or less, allowing the device to clean the system's clock jitter. In non PLL mode, the CDCM7005 can be used as a simple LVPECL or LVCMOS buffer with divider options.

Note: This EVM contains Pb, a necessary component for QML parts

특징
  • High Performance LVPECL and LVCMOS PLL Clock Synchronizer
  • Two Reference Clock Inputs (Primary and Secondary Clock) for Redundancy Support With Manual or Automatic Selection
  • Accepts LVCMOS Input Frequencies Up to 200 MHzVCXO_IN Clock is Synchronized to One of the Two Reference Clocks
  • VCXO_IN Frequencies Up to 2 GHz (LVPECL)
  • Outputs Can Be a Combination of LVPECL and LVCMOS (Up to Five Differential LVPECL Outputs or Up to 10 LVCMOS Outputs)
  • Output Frequency is Selectable by x1, /2, /3, /4, /6, /8, /16 on Each Output Individually
  • Efficient Jitter Cleaning From Low PLL Loop Bandwidth
  • Low Phase Noise PLL Core
  • Programmable Phase Offset (PRI_REF and SEC_REF to Outputs)
  • Wide Charge Pump Current Range From 200 µA to 3 mA
  • Dedicated Charge Pump Supply (VCC_CP) for Wide Tuning Voltage Range VCOs
  • Presets Charge Pump to VCC_CP/2 for Fast Center Frequency Setting of VC(X)O
  • Analog and Digital PLL Lock Indication
  • Provides VBB Bias Voltage Output for Single-Ended Input Signals (VCXO_IN)
  • Frequency Hold Over Mode Improves Fail-Safe Operation
  • Power-Up Control Forces LVPECL Outputs to 3-State at VCC < 1.5 V
  • SPI Controllable Device Setting
  • 3.3-V Power Supply
  • High-Performance 52 Pin Ceramic Quad Flat Pack (HFG)
  • Rad-Tolerant : 50kRad (Si) TID
  • QML-V Qualified, SMD 5962-07230
  • Military Temperature Range (–55°C to 125°C Tcase)
클록 지터 클리너
CDCM7005-SP 방사능 손상 방지 보증(RHA) 3.3V 고성능 클록 지터 클리너 및 싱크로나이저
다운로드 스크립트와 함께 비디오 보기 비디오

주문 및 개발 시작

평가 보드

CDCM7005EVM-CVAL — CDCM7005-SP Evaluation Module

지원되는 제품 및 하드웨어
재고 있음
제한:
TI.com에 재고 없음
TI.com에서 구매할 수 없음

CDCM7005EVM-CVAL CDCM7005-SP Evaluation Module

close
버전: null
출시 날짜:
평가 모듈(EVM)용 GUI

SGLC002 — CDCM7005-SP EVM GUI

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
클록 지터 클리너
CDCM7005-SP 방사능 손상 방지 보증(RHA) 3.3V 고성능 클록 지터 클리너 및 싱크로나이저
하드웨어 개발
평가 보드
CDCM7005EVM-CVAL CDCM7005-SP 평가 모듈
다운로드 옵션

SGLC002 CDCM7005-SP EVM GUI

close
버전: 01.00.00.00
출시 날짜: 2018. 7. 10
lock = 수출 승인 필요(1분)
제품
클록 지터 클리너
CDCM7005-SP 방사능 손상 방지 보증(RHA) 3.3V 고성능 클록 지터 클리너 및 싱크로나이저
하드웨어 개발
평가 보드
CDCM7005EVM-CVAL CDCM7005-SP 평가 모듈

출시 정보

The design resource accessed as www.ti.com/lit/zip/sglc002 or www.ti.com/lit/xx/sglc002/sglc002.zip has been migrated to a new user experience at www.ti.com/tool/download/SGLC002. Please update any bookmarks accordingly.
TI의 평가 항목에 대한 표준 약관이 적용됩니다.

기술 자료

star
= TI에서 선정한 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
1개 모두 보기
유형 직함 최신 영어 버전 다운로드 날짜
* EVM User's guide CDCM7005EVM-CVAL Evaluation Module (EVM) User's Guide 2018. 9. 11

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

포럼 주제 모두 보기(영문)

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요.