PMP22165
Xilinx Versal ACAP(적응형 컴퓨팅 가속화 플랫폼)용 전원 레퍼런스 설계
PMP22165
개요
이 레퍼런스 설계는 Xilinx Versal ACAP(적응형 컴퓨팅 가속화 플랫폼) 요구 사항을 해결하며, 시스템 레일을 위한 PMIC(전력 관리 통합 회로)와 더 높은 전류 프로세서 부하를 지원하는 다중 위상 컨트롤러 및 전력계로 구성되어 있습니다. 중요한 출력의 온보드 동적 부하를 통해 Xilinx의 까다로운 전원 요구 사항을 테스트할 수 있습니다. PMP22165와 TPS53681 EVM은 테스트된 솔루션으로, Versal의 가장 일반적인 사용 사례 1, 3에 대한 프로세서 요구 사항을 충족하는 성능의 부품을 제공합니다.
특징
- 시스템 수준의 전원 및 전체 설계 시퀀스 관리를 위한 10레일 사용자 프로그래머블 TPS650861 PMIC
- Versal의 가장 일반적인 사용 사례 1 및 3을 위한 전체 시스템 전원 솔루션
- 공칭 출력 전압에서 VCCINT 레일의 92%의 피크 효율을 위해 최적화된 전력계 조합
- 더 중요한 출력을 위한 온보드 동적 부하
| 출력 전압 옵션 | PMP22165.1 | PMP22165.2 | PMP22165.3 | PMP22165.4 | PMP22165.5 | PMP22165.6 | PMP22165.7 | PMP22165.8 | PMP22165.9 |
|---|---|---|---|---|---|---|---|---|---|
| 입력 전압(최소)(V) | 7 | 7 | 1.5 | 7 | 3.2 | 3.3 | 3.2 | 3.2 | 7 |
| 입력 전압(최대)(V) | 14 | 14 | 1.5 | 14 | 3.4 | 3.3 | 3.4 | 3.4 | 14 |
| Vout(공칭값) (V) | 3.3 | 1.5 | 1.5 | 1.2 | .88 | 3.3 | 2.5 | 1.1 | .8 |
| Iout(최대)(A) | 4 | 4 | .2 | 4.8 | 3.1 | .5 | .5 | .5 | 165 |
| 출력 전력(W) | 13.2 | 6 | .3 | 5.76 | 2.728 | 1.65 | 1.25 | .55 | 132 |
| 절연/비절연 | Non-Isolated | Non-Isolated | Non-Isolated | Non-Isolated | Non-Isolated | Non-Isolated | Non-Isolated | Non-Isolated | Non-Isolated |
| 입력 유형 | DC | DC | DC | DC | DC | DC | DC | DC | DC |
| 토폴로지 | Buck- Synchronous | Buck- Synchronous | Other | Buck- Synchronous | Buck- Synchronous | Other | Buck- Synchronous | Buck- Synchronous | Buck- Multiphase |
완조립 보드는 테스팅과 성능 검증을 위해서만 개발되었으며 판매를 위한 것이 아닙니다.
설계 파일 및 제품
설계 파일
바로 사용 가능한 시스템 파일을 다운로드하여 설계 프로세스에 속도를 높여 보십시오.
TIDM601.PDF (334 KB)
설계 구성요소, 참조 지정자 및 제조업체/부품 번호의 전체 목록
제품
TI 제품을 설계 및 잠재적 대안에 포함합니다.
개발 시작하기
계산 툴
The design resource accessed as www.ti.com/lit/zip/tidcfv1 or www.ti.com/lit/xx/tidcfv1/tidcfv1.zip has been migrated to a new user experience at www.ti.com/tool/download/TIDCFV1. Please update any bookmarks accordingly.
기술 자료
=
TI에서 선정한 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하세요.
1개 모두 보기
| 유형 | 직함 | 최신 영어 버전 다운로드 | 날짜 | ||
|---|---|---|---|---|---|
| * | 테스트 보고서 | Power for Xilinx Versal Adaptive Compute Acceleration Platform Reference Design | 2020. 5. 14 |