TPS51200EVM

TPS51200 싱크 소스 DDR 터미네이션 레귤레이터

TPS51200EVM

지금 주문하기

개요

TPS51200EVM 평가 보드인 HPA322A는 TI의 비용에 최적화된 DDR/DDR2/DDR3/LP DDR3 VTT 터미네이션 레귤레이터인 TPS51200의 성능과 특성을 평가하도록 설계되었습니다. TPS51200은 최소한의 외부 부품으로 DDR(2.5V/1.25V), DDR2(1.8V/0.9V), DDR3(1.5V/0.75V), LP DDR3(1.2V/0.6V) 사양을 지원하는 DDR 메모리에 적절한 터미네이션 전압 및 10mA 버퍼 레퍼런스 전압을 제공하도록 설계되었습니다.

특징
  • 입력 전압: 2.5V 레일 및 3.3V 레일 지원
  • VLDOIN, VDDQ 전압 범위: 1.2V~2.5V
  • 동적 성능을 평가하는 데 도움이 되는 싱크/소스 과도 동작을 에뮬레이션하는 내장 과도 부하 스위치(싱킹 및 소싱 기능 모두 포함). 사용 편의성을 위해 온보드 저항을 통해 부하 스텝과 과도 타이밍을 모두 수정할 수 있으며, 보드에서 전류 정보를 모니터링할 수도 있습니다.
    • DDR: +/-1.67A 싱크/소스 과도 부하
    • DDR2: +/-1.2 A 싱크/소스 과도 부하
    • DDR3: +/-1.0 A 싱크/소스 과도 부하
    • LP DDR3: +/-0.8 A 싱크/소스 과도 부하
  • 활성화 기능을 위한 스위처 S1
  • PGOOD, CLK_IN 및 루프 응답 테스트를 위한 편리한 테스트 지점
  • 하단에 모든 구성 요소가 있는 2레이어 PCB
MOSFET
CSD17305Q5A 30V, N 채널 NexFET™ 전원 MOSFET, 싱글 SON 5mm x 6mm, 3.6mΩ

 

멀티 채널 IC(PMIC)
TPS51200 VTTREF 버퍼 레퍼런스가 내장된 DDR2, DDR3, DDR3L, DDR4용 3A 싱크/소스 DDR 터미네이션 레귤레이터 TPS51200-EP 싱크/소스 DDR 터미네이션 레귤레이터 TPS51200-Q1 차량용 카탈로그 싱크/소스 DDR 터미네이션 레귤레이터 TPS51200A-Q1 싱크 및 소스 DDR 터미네이션 레귤레이터
다운로드 스크립트와 함께 비디오 보기 비디오

주문 및 개발 시작

평가 보드

TPS51200EVM — TPS51200 Sink Source DDR Termination Regulator

지원되는 제품 및 하드웨어
재고 있음
제한:
TI.com에 재고 없음
TI.com에서 구매할 수 없음

TPS51200EVM TPS51200 Sink Source DDR Termination Regulator

close
버전: null
출시 날짜:
TI의 평가 항목에 대한 표준 약관이 적용됩니다.

기술 자료

star
= TI에서 선정한 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
2개 모두 보기
유형 직함 최신 영어 버전 다운로드 날짜
* EVM User's guide Using the TPS51200 Evaluation Module 2008. 5. 28
인증서 TPS51200EVM EU Declaration of Conformity (DoC) 2019. 1. 2

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

포럼 주제 모두 보기(영문)

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요.