TIDA-00429

具有 DevSleep SATA 介面的 e-Fuse 電源開關

TIDA-00429

設計檔案

概覽

TPS25940A 提供專用的 DevSleep 介面終端 (DEVSLP),以強制裝置進入低功率模式。DEVSLP 針腳與主機控制器發出的標準硬體訊號相容。當拉高此針腳時,裝置將進入低功率的 DevSleep 模式。在此模式下,TPS25940A 的最大靜態電流消耗典型值限制為 95µA。TPS25940A 的 DevSleep 功能克服的關鍵挑戰是保持裝置處於活動狀態,即使裝置被強制進入 DevSleep 模式,輸出電壓仍然有效,過載電流限制設定為 I(DEVSLP(LIM)。此外,所有其他保護措施仍然有效,即使在 DevSleep 模式下也能確保系統安全。

特點
  • 專用的 DevSleep 介面終端 (DEVSLP) 用於強制設備進入低功率模式
  • DevSleep 模式下靜態電流功耗為 95uA
  • 即使裝置處於 DevSleep 模式,輸出電壓和其他保護功能仍然保持有效
  • 無需外部控制器和電路
輸出電壓選項 TIDA-00429.1
Vin (最小值) (V) 2.7
Vin (最大值) (V) 18
Vout (Nom) (V) 12
Iout (最大) (A) 500
輸出功率 (W) 6000
隔離式/非隔離式 Non-Isolated
輸入類型 DC
拓撲結構 Hot Swap
下載 觀看有字幕稿的影片 影片

已開發完全組裝的電路板,僅供測試與性能驗證,且為非賣品。

設計檔案與產品

設計檔案

下載立即可用的系統檔案以加速您的設計流程。

TIDU792.PDF (301 KB)

參考設計的測試結果,包括效率圖、測試先決條件等

TIDRD05.PDF (221 KB)

元件配置的詳細設計佈線圖概觀

TIDRD04.PDF (62 KB)

設計元件、參考指示項與製造商/零件編號的完整清單

TIDC918.ZIP (207 KB)

包含 PCB 設計中實體電路板層相關資訊的設計檔案

TIDRD03.PDF (41 KB)

設計佈線圖與元件的詳細電路圖

產品

設計與潛在替代方案中包括 TI 產品。

eFuse(整合式熱插拔)

TPS25940具有反向電流阻斷與 DevSleep 支援的 2.7-V 至 18-V、42mΩ、0.6-5.2A eFuse

產品規格表: PDF | HTML

技術文件

star
= TI 所選的重要文件
找不到結果。請清除您的搜尋條件,然後再試一次。
檢視所有 1
重要文件 類型 標題 格式選項 下載最新的英文版本 日期
* 測試報告 TIDA-00429 Test Results 2015/2/20

支援與培訓

內含 TI 工程師技術支援的 TI E2E™ 論壇

以英文檢視所有論壇主題

內容係由 TI 和社群貢獻者依「現狀」提供,且不構成 TI 規範。檢視使用條款

若有關於品質、封裝或訂購 TI 產品的問題,請參閱 TI 支援