JAJSBL7F April   2011  – August 2021 DS80PCI402

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings (1) (1) (1)
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Ratings
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Electrical Characteristics — Serial Management Bus Interface
    7. 6.7 Typical Characteristics
  7. Parameter Measurement Information
    1. 7.1 15
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 4-Level Input Configuration Guidelines
    4. 8.4 Device Functional Modes
      1. 8.4.1 Pin Control Mode
      2. 8.4.2 SMBUS Mode
    5. 8.5 Programming
      1. 8.5.1 System Management Bus (SMBus) and Configuration Registers
      2. 8.5.2 Transfer of Data Through the SMBus
      3. 8.5.3 Writing a Register
      4. 8.5.4 Reading a Register
      5. 8.5.5 SMBus Controller Mode
    6. 8.6 Register Maps
      1.      31
  9. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
      3. 9.2.3 Application Curves
  10. 10Power Supply Recommendations
    1. 10.1 3.3-V or 2.5-V Supply Mode Operation
    2. 10.2 Power Supply Bypassing
  11. 11Layout
    1. 11.1 Layout Guidelines
      1. 11.1.1 PCB Layout Considerations for Differential Pairs
    2. 11.2 Layout Example
  12. 12Device and Documentation Support
    1. 12.1 Receiving Notification of Documentation Updates
    2. 12.2 サポート・リソース
    3. 12.3 Trademarks
    4. 12.4 Electrostatic Discharge Caution
    5. 12.5 Glossary
  13. 13Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

DS80PCI402 は、低消費電力の 4 レーン・リピータで、 4 ステージの入力イコライゼーション、および出力ディエンファシス・ドライバを備えており、基板間またはケーブル相互の接続において、PCI-Express シリアル・リンクの到達範囲を拡大します。このデバイスは、x4 (またはそれ以下) の PCI-Express 構成に最適で、Gen-1、Gen-2、および Gen-3 のデータレートを自動的に検出して調整し、システムのアップグレードを容易にします。

DS80PCI402 プログラム可能な送信ディエンファシス (最大 12dB)、送信 VOD (最大 1300 mVp-p)、および受信イコライゼーション (最大 36dB) を備えており、損失の多い銅ケーブル (10m 以上)、または複数のコネクタを備えたバックプレーン (40 インチ以上) で長距離伝送を可能にします。
レシーバは、伝送路で生じる符号間干渉 (ISI) で完全に閉じてしまった入力アイを開くことができます。

ピン、ソフトウェア (SMBus または I2C)、または外部 EEPROM からの読み込みで、設定を簡単にプログラムできます。EEPROM モードで動作している場合、構成情報は電源オン時に自動的に読み込まれるため、外部のマイクロプロセッサやソフトウェア・ドライバは不要です。

製品情報(1)
部品番号 パッケージ 本体サイズ (公称)
DS80PCI402 WQFN (54) 10.00mm × 5.50mm
提供されているすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-467C00CA-A8D8-4C5C-8000-7B752BB6AF19-low.gif代表的なアプリケーションのブロック図
GUID-CCC3376C-9837-45DE-8524-7E89B1266933-low.gif概略回路図