JAJSU11 March   2024 SN74LV3T99-Q1

ADVANCE INFORMATION  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Thermal Information
    5. 5.5 Electrical Characteristics
    6. 5.6 Switching Characteristics
    7. 5.7 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
  9. Feature Description
    1. 8.1 Balanced CMOS 3-State Outputs
    2. 8.2 LVxT Enhanced Input Voltage
    3. 8.3 Clamp Diode Structure
  10. Device Functional Modes
    1. 9.1 Logic Configurations
  11. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
        1. 10.2.1.1 Power Considerations
        2. 10.2.1.2 Input Considerations
        3. 10.2.1.3 Output Considerations
      2. 10.2.2 Detailed Design Procedure
      3. 10.2.3 Application Curves
    3. 10.3 Power Supply Recommendations
    4. 10.4 Layout
      1. 10.4.1 Layout Guidelines
      2. 10.4.2 Layout Example
  12. 11Device and Documentation Support
    1. 11.1 Documentation Support
      1. 11.1.1 Related Documentation
    2. 11.2 ドキュメントの更新通知を受け取る方法
    3. 11.3 サポート・リソース
    4. 11.4 Trademarks
    5. 11.5 静電気放電に関する注意事項
    6. 11.6 用語集
  13. 12Revision History
  14. 13Mechanical, Packaging, and Orderable Information
    1. 13.1 Tape and Reel Information
    2. 13.2 Mechanical Data

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • PW|20
サーマルパッド・メカニカル・データ
発注情報

概要

SN74LV3T99-Q1 デバイスは、3 ステート出力を備えており、構成可能な複数の機能を搭載しています。 出力イネーブル (OE) 入力が High の場合、出力はディセーブルされます。OE が Low の場合、4 ビット入力の 16 のパターンによって出力状態が決まります。ユーザーはロジック機能として、MUX、AND、OR、NAND、NOR、XOR、XNOR、インバータ、バッファを選択できます。すべての入力は VCC または GND に接続できます。

電源投入または電源オフの間にデバイスを高インピーダンス状態にするには、OE をプルアップ抵抗を介して VCC に接続します。この抵抗の最小値は、ドライバの電流シンク能力によって決まります。

入力は、スレッショルドを低減した回路を使用して設計されており、電源電圧が入力電圧より高い場合の昇圧変換をサポートします。また、5V 許容の入力ピンにより、入力電圧が電源電圧より高い場合の降圧変換が可能です。出力レベルは常に電源電圧 (VCC) を基準としており、1.8V、2.5V、3.3V、5V の CMOS レベルをサポートしています。

パッケージ情報
部品番号 パッケージ (1) パッケージ サイズ(2) 本体サイズ (公称)(3)
SN74LV3T99-Q1 PW (TSSOP、20) 6.5mm × 6.4mm 6.5mm × 4.4mm
詳細については、セクション 13を参照してください。
パッケージ サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます。
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
GUID-20240326-SS0I-XZXB-GRCN-6TS6J1VZ3M5R-low.svg 概略論理図 (正論理)