JAJSU11 March 2024 SN74LV3T99-Q1
ADVANCE INFORMATION
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
SN74LV3T99-Q1 デバイスは、3 ステート出力を備えており、構成可能な複数の機能を搭載しています。 出力イネーブル (OE) 入力が High の場合、出力はディセーブルされます。OE が Low の場合、4 ビット入力の 16 のパターンによって出力状態が決まります。ユーザーはロジック機能として、MUX、AND、OR、NAND、NOR、XOR、XNOR、インバータ、バッファを選択できます。すべての入力は VCC または GND に接続できます。
電源投入または電源オフの間にデバイスを高インピーダンス状態にするには、OE をプルアップ抵抗を介して VCC に接続します。この抵抗の最小値は、ドライバの電流シンク能力によって決まります。
入力は、スレッショルドを低減した回路を使用して設計されており、電源電圧が入力電圧より高い場合の昇圧変換をサポートします。また、5V 許容の入力ピンにより、入力電圧が電源電圧より高い場合の降圧変換が可能です。出力レベルは常に電源電圧 (VCC) を基準としており、1.8V、2.5V、3.3V、5V の CMOS レベルをサポートしています。