JAJSMU6C June   2012  – September 2021 TPS54719

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Timing Requirements
    7. 6.7 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Fixed Frequency PWM Control
      2. 7.3.2 Slope Compensation And Output Current
      3. 7.3.3 Bootstrap Voltage (Boot) And Low Dropout Operation
      4. 7.3.4 Error Amplifier
      5. 7.3.5 Voltage Reference
      6. 7.3.6 Adjusting The Output Voltage
      7. 7.3.7 Enable and Adjusting Undervoltage Lockout
      8. 7.3.8 Slow Start/Tracking Pin
      9. 7.3.9 Sequencing
    4. 7.4 Device Functional Modes
      1. 7.4.1  Constant Switching Frequency And Timing Resistor (RT Pin)
      2. 7.4.2  Overcurrent Protection
      3. 7.4.3  Frequency Shift
      4. 7.4.4  Reverse Overcurrent Protection
      5. 7.4.5  Power Good (PWRGD Pin)
      6. 7.4.6  Overvoltage Transient Protection
      7. 7.4.7  Thermal Shutdown
      8. 7.4.8  Small Signal Model For Loop Response
      9. 7.4.9  Simple Small Signal Model For Peak Current Mode Control
      10. 7.4.10 Small Signal Model For Frequency Compensation
  8. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 High Frequency, 1.8-V Output Power Supply Design With Adjusted UVLO
      2. 8.2.2 Design Requirements
      3. 8.2.3 Detailed Design Procedure
        1. 8.2.3.1 Selecting The Switching Frequency
        2. 8.2.3.2 Output Inductor Selection
        3. 8.2.3.3 Output Capacitor
        4. 8.2.3.4 Input Capacitor
        5. 8.2.3.5 Slow-Start Capacitor
        6. 8.2.3.6 Bootstrap Capacitor Selection
        7. 8.2.3.7 Undervoltage Lockout Set Point
        8. 8.2.3.8 Output Voltage And Feedback Resistors Selection
        9. 8.2.3.9 Compensation
      4. 8.2.4 Application Curves
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Example
      1. 10.2.1 Power Dissipation Estimate
  11. 11Device and Documentation Support
    1. 11.1 Receiving Notification of Documentation Updates
    2. 11.2 サポート・リソース
    3. 11.3 Trademarks
    4. 11.4 Electrostatic Discharge Caution
    5. 11.5 Glossary
  12. 12Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

TPS54719 デバイスは、2 つの MOSFET を内蔵したフル機能の 6V、7A 同期整流降圧型電流モード・コンバータです。

TPS54719 は MOSFET を内蔵し、電流モード制御の実装により外付け部品数が少なく、スイッチング周波数が最高 2MHz と高いためインダクタを小さくでき、熱的に強化された小型 (3mm × 3mm) の QFN パッケージにより IC の占有面積を最小化できるため、小型の設計を実現できます。

TPS54719 は、温度範囲全体で精度 ±1.5% の基準電圧 (VREF) により、各種の負荷に対して正確なレギュレーションを行います。

内蔵の 30mΩ MOSFET と標準値 455μA の消費電流により、効率が最大化されます。イネーブル・ピンを使用してシャットダウン・モードに移行でき、シャットダウン時の消費電流は 1μA に低下します。

低電圧誤動作防止は内部で 2.4V に設定されていますが、イネーブル・ピンの抵抗回路でスレッショルドをプログラムすることにより、さらに高い電圧に設定できます。出力電圧のスタートアップ・ランプは、スロースタート・ピンにより制御されます。出力が公称電圧の 93%~108% の範囲内にあるとき、オープン・ドレインのパワー・グッド信号で示されます。

周波数のフォールドバックとサーマル・シャットダウンにより、過電流時にデバイスが保護されます。

TPS54719 は、WEBENCH™ ソフトウェア・ツール (www.ti.com/webench) でサポートされています。

製品情報
部品番号パッケージ(1)本体サイズ (公称)
TPS54719QFN (16)3.00mm × 3.00mm
利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-7A26FDBE-A498-4E3B-A19F-F2AE0D22C83D-low.gif概略回路図
GUID-59DB04BC-3B57-4981-8B0D-41E08732506E-low.gif効率と出力電流との関係