제품 상세 정보

Arm CPU 2 Arm Cortex-A15 Arm (max) (MHz) 1500 Coprocessors 2 Dual Arm Cortex-M4 CPU 32-bit Graphics acceleration 1 2D, 2 3D Display type 1 HDMI, 3 LCD Protocols Ethernet Ethernet MAC 1-Port 10/100/1000, 2-Port 1Gb switch PCIe 1 PCIe Gen 2 Hardware accelerators 1 Image Subsystem Processor, 1 Image Video Accelerator, 2 Viterbi Decoder, Audio Tracking Features Multimedia Operating system Android, Linux, RTOS Security Cryptography, Debug security, Device identity, Isolation firewalls, Secure boot, Secure storage & programming, Software IP protection Rating Automotive Operating temperature range (°C) -40 to 125
Arm CPU 2 Arm Cortex-A15 Arm (max) (MHz) 1500 Coprocessors 2 Dual Arm Cortex-M4 CPU 32-bit Graphics acceleration 1 2D, 2 3D Display type 1 HDMI, 3 LCD Protocols Ethernet Ethernet MAC 1-Port 10/100/1000, 2-Port 1Gb switch PCIe 1 PCIe Gen 2 Hardware accelerators 1 Image Subsystem Processor, 1 Image Video Accelerator, 2 Viterbi Decoder, Audio Tracking Features Multimedia Operating system Android, Linux, RTOS Security Cryptography, Debug security, Device identity, Isolation firewalls, Secure boot, Secure storage & programming, Software IP protection Rating Automotive Operating temperature range (°C) -40 to 125
FCCSP (ABZ) 760 529 mm² 23 x 23
  • Architecture Designed for Infotainment Applications
  • Video, Image, and Graphics Processing Support
    • Full-HD Video (1920 × 1080p, 60 fps)
    • Multiple Video Input and Video Output
    • 2D and 3D Graphics
  • Dual Arm® Cortex®-A15 Microprocessor Subsystem
  • Up to Two C66x Floating-Point VLIW DSP
    • Fully Object-Code Compatible with C67x and C64x+
    • Up to Thirty-Two 16 x 16-Bit Fixed-Point Multiplies per Cycle
  • Up to 2.5MB of On-Chip L3 RAM
  • Level 3 (L3) and Level 4 (L4) Interconnects
  • Two DDR2/DDR3/DDR3L Memory Interface (EMIF) Modules
    • Supports up to DDR2-800 and DDR3-1333
    • Up to 2GB Supported per EMIF
  • Dual ARM® Cortex®-M4 Image Processing Units (IPU)
  • Up to Two Embedded Vision Engines (EVEs)
  • Imaging Subsystem (ISS)
    • Image Signal Processor (ISP)
    • Wide Dynamic Range and Lens Distortion Correction (WDR and Mesh LDC)
    • One Camera Adaptation Layer (CAL_B)
  • IVA Subsystem
  • Display Subsystem
    • Display Controller with DMA Engine and up to Three Pipelines
    • HDMI™ Encoder: HDMI 1.4a and DVI 1.0 Compliant
  • Video Processing Engine (VPE)
  • 2D-Graphics Accelerator (BB2D) Subsystem
    • Vivante® GC320 Core
  • Dual-Core PowerVR® SGX544 3D GPU
  • Two Video Input Port (VIP) Modules
    • Support for up to Eight Multiplexed Input Ports
  • General-Purpose Memory Controller (GPMC)
  • Enhanced Direct Memory Access (EDMA) Controller
  • 2-Port Gigabit Ethernet (GMAC)
  • Sixteen 32-Bit General-Purpose Timers
  • 32-Bit MPU Watchdog Timer
  • Five Inter-Integrated Circuit (I2C) Ports
  • HDQ™/1-Wire® Interface
  • SATA Interface
  • Media Local Bus (MLB) Subsystem
  • Ten Configurable UART/IrDA/CIR Modules
  • Four Multichannel Serial Peripheral Interfaces (McSPI)
  • Quad SPI (QSPI)
  • Eight Multichannel Audio Serial Port (McASP) Modules
  • SuperSpeed USB 3.0 Dual-Role Device
  • Three High-Speed USB 2.0 Dual-Role Devices
  • Four MultiMedia Card/Secure Digital/Secure Digital Input Output Interfaces (MMC™/SD®/SDIO)
  • PCI Express® 3.0 Subsystems with Two 5-Gbps Lanes
    • One 2-Lane Gen2-Compliant Port
    • or Two 1-Lane Gen2-Compliant Ports
  • Up to Two Controller Area Network (DCAN) Modules
    • CAN 2.0B Protocol
  • Modular Controller Area Network (MCAN) Module
    • CAN 2.0B Protocol with Available FD (Flexible Data Rate) Functionality
  • Up to 247 General-Purpose I/O (GPIO) Pins
  • Real-Time Clock Subsystem (RTCSS)
  • Device Security Features
    • Hardware Crypto Accelerators and DMA
    • Firewalls
    • JTAG® Lock
    • Secure Keys
    • Secure ROM and Boot
    • Customer Programmable Keys and OTP Data
  • Power, Reset, and Clock Management
  • On-Chip Debug with CTools Technology
  • 28-nm CMOS Technology
  • 23 mm × 23 mm, 0.8-mm Pitch, 760-Pin BGA (ABZ)
  • Architecture Designed for Infotainment Applications
  • Video, Image, and Graphics Processing Support
    • Full-HD Video (1920 × 1080p, 60 fps)
    • Multiple Video Input and Video Output
    • 2D and 3D Graphics
  • Dual Arm® Cortex®-A15 Microprocessor Subsystem
  • Up to Two C66x Floating-Point VLIW DSP
    • Fully Object-Code Compatible with C67x and C64x+
    • Up to Thirty-Two 16 x 16-Bit Fixed-Point Multiplies per Cycle
  • Up to 2.5MB of On-Chip L3 RAM
  • Level 3 (L3) and Level 4 (L4) Interconnects
  • Two DDR2/DDR3/DDR3L Memory Interface (EMIF) Modules
    • Supports up to DDR2-800 and DDR3-1333
    • Up to 2GB Supported per EMIF
  • Dual ARM® Cortex®-M4 Image Processing Units (IPU)
  • Up to Two Embedded Vision Engines (EVEs)
  • Imaging Subsystem (ISS)
    • Image Signal Processor (ISP)
    • Wide Dynamic Range and Lens Distortion Correction (WDR and Mesh LDC)
    • One Camera Adaptation Layer (CAL_B)
  • IVA Subsystem
  • Display Subsystem
    • Display Controller with DMA Engine and up to Three Pipelines
    • HDMI™ Encoder: HDMI 1.4a and DVI 1.0 Compliant
  • Video Processing Engine (VPE)
  • 2D-Graphics Accelerator (BB2D) Subsystem
    • Vivante® GC320 Core
  • Dual-Core PowerVR® SGX544 3D GPU
  • Two Video Input Port (VIP) Modules
    • Support for up to Eight Multiplexed Input Ports
  • General-Purpose Memory Controller (GPMC)
  • Enhanced Direct Memory Access (EDMA) Controller
  • 2-Port Gigabit Ethernet (GMAC)
  • Sixteen 32-Bit General-Purpose Timers
  • 32-Bit MPU Watchdog Timer
  • Five Inter-Integrated Circuit (I2C) Ports
  • HDQ™/1-Wire® Interface
  • SATA Interface
  • Media Local Bus (MLB) Subsystem
  • Ten Configurable UART/IrDA/CIR Modules
  • Four Multichannel Serial Peripheral Interfaces (McSPI)
  • Quad SPI (QSPI)
  • Eight Multichannel Audio Serial Port (McASP) Modules
  • SuperSpeed USB 3.0 Dual-Role Device
  • Three High-Speed USB 2.0 Dual-Role Devices
  • Four MultiMedia Card/Secure Digital/Secure Digital Input Output Interfaces (MMC™/SD®/SDIO)
  • PCI Express® 3.0 Subsystems with Two 5-Gbps Lanes
    • One 2-Lane Gen2-Compliant Port
    • or Two 1-Lane Gen2-Compliant Ports
  • Up to Two Controller Area Network (DCAN) Modules
    • CAN 2.0B Protocol
  • Modular Controller Area Network (MCAN) Module
    • CAN 2.0B Protocol with Available FD (Flexible Data Rate) Functionality
  • Up to 247 General-Purpose I/O (GPIO) Pins
  • Real-Time Clock Subsystem (RTCSS)
  • Device Security Features
    • Hardware Crypto Accelerators and DMA
    • Firewalls
    • JTAG® Lock
    • Secure Keys
    • Secure ROM and Boot
    • Customer Programmable Keys and OTP Data
  • Power, Reset, and Clock Management
  • On-Chip Debug with CTools Technology
  • 28-nm CMOS Technology
  • 23 mm × 23 mm, 0.8-mm Pitch, 760-Pin BGA (ABZ)

DRA74xP and DRA75xP (Jacinto 6 Plus) automotive applications processors are built to meet the intense processing needs of the modern digital cockpit automobile experiences.

The device enables Original-Equipment Manufacturers (OEMs) and Original-Design Manufacturers (ODMs) to quickly implement innovative connectivity technologies, speech recognition, audio streaming, and more. Jacinto 6 Plus devices bring high processing performance through the maximum flexibility of a fully integrated mixed processor solution. The devices also combine programmable video processing with a highly integrated peripheral set.

Programmability is provided by dual-core Arm Cortex-A15 RISC CPUs with Neon™ extension, TI C66x VLIW floating-point DSP core, and Vision AccelerationPac (with one or more EVEs). The Arm allows developers to keep control functions separate from other algorithms programmed on the DSP and coprocessors, thus reducing the complexity of the system software.

Additionally, TI provides a complete set of development tools for the Arm, DSP, and EVE coprocessor, including C compilers and a debugging interface for visibility into source code.

Cryptographic acceleration is available in all devices. All other supported security features, including support for secure boot, debug security and support for trusted execution environment are available on High-Security (HS) devices. For more information about HS devices, contact your TI representative.

The DRA74xP and DRA75xP Jacinto 6 Plus processor family is qualified according to the AEC-Q100 standard.

DRA74xP and DRA75xP (Jacinto 6 Plus) automotive applications processors are built to meet the intense processing needs of the modern digital cockpit automobile experiences.

The device enables Original-Equipment Manufacturers (OEMs) and Original-Design Manufacturers (ODMs) to quickly implement innovative connectivity technologies, speech recognition, audio streaming, and more. Jacinto 6 Plus devices bring high processing performance through the maximum flexibility of a fully integrated mixed processor solution. The devices also combine programmable video processing with a highly integrated peripheral set.

Programmability is provided by dual-core Arm Cortex-A15 RISC CPUs with Neon extension, TI C66x VLIW floating-point DSP core, and Vision AccelerationPac (with one or more EVEs). The Arm allows developers to keep control functions separate from other algorithms programmed on the DSP and coprocessors, thus reducing the complexity of the system software.

Additionally, TI provides a complete set of development tools for the Arm, DSP, and EVE coprocessor, including C compilers and a debugging interface for visibility into source code.

Cryptographic acceleration is available in all devices. All other supported security features, including support for secure boot, debug security and support for trusted execution environment are available on High-Security (HS) devices. For more information about HS devices, contact your TI representative.

The DRA74xP and DRA75xP Jacinto 6 Plus processor family is qualified according to the AEC-Q100 standard.

DRA74xP and DRA75xP (Jacinto 6 Plus) automotive applications processors are built to meet the intense processing needs of the modern digital cockpit automobile experiences.

The device enables Original-Equipment Manufacturers (OEMs) and Original-Design Manufacturers (ODMs) to quickly implement innovative connectivity technologies, speech recognition, audio streaming, and more. Jacinto 6 Plus devices bring high processing performance through the maximum flexibility of a fully integrated mixed processor solution. The devices also combine programmable video processing with a highly integrated peripheral set.

Programmability is provided by dual-core Arm Cortex-A15 RISC CPUs with Neon™ extension, TI C66x VLIW floating-point DSP core, and Vision AccelerationPac (with one or more EVEs). The Arm allows developers to keep control functions separate from other algorithms programmed on the DSP and coprocessors, thus reducing the complexity of the system software.

Additionally, TI provides a complete set of development tools for the Arm, DSP, and EVE coprocessor, including C compilers and a debugging interface for visibility into source code.

Cryptographic acceleration is available in all devices. All other supported security features, including support for secure boot, debug security and support for trusted execution environment are available on High-Security (HS) devices. For more information about HS devices, contact your TI representative.

The DRA74xP and DRA75xP Jacinto 6 Plus processor family is qualified according to the AEC-Q100 standard.

DRA74xP and DRA75xP (Jacinto 6 Plus) automotive applications processors are built to meet the intense processing needs of the modern digital cockpit automobile experiences.

The device enables Original-Equipment Manufacturers (OEMs) and Original-Design Manufacturers (ODMs) to quickly implement innovative connectivity technologies, speech recognition, audio streaming, and more. Jacinto 6 Plus devices bring high processing performance through the maximum flexibility of a fully integrated mixed processor solution. The devices also combine programmable video processing with a highly integrated peripheral set.

Programmability is provided by dual-core Arm Cortex-A15 RISC CPUs with Neon extension, TI C66x VLIW floating-point DSP core, and Vision AccelerationPac (with one or more EVEs). The Arm allows developers to keep control functions separate from other algorithms programmed on the DSP and coprocessors, thus reducing the complexity of the system software.

Additionally, TI provides a complete set of development tools for the Arm, DSP, and EVE coprocessor, including C compilers and a debugging interface for visibility into source code.

Cryptographic acceleration is available in all devices. All other supported security features, including support for secure boot, debug security and support for trusted execution environment are available on High-Security (HS) devices. For more information about HS devices, contact your TI representative.

The DRA74xP and DRA75xP Jacinto 6 Plus processor family is qualified according to the AEC-Q100 standard.

다운로드 스크립트와 함께 비디오 보기 동영상

기술 문서

star =TI에서 선정한 이 제품의 인기 문서
검색된 결과가 없습니다. 검색어를 지우고 다시 시도하십시오.
모두 보기40
유형 직함 날짜
* Data sheet DRA75xP, DRA74xP Infotainment Applications Processor Silicon Revision 1.0 datasheet (Rev. F) PDF | HTML 2018/12/10
* Errata DRA7xx Silicon Errata (Rev. A) PDF | HTML 2021/02/15
Application note Integrating virtual DRM between VISION SDK and PSDK on Jacinto6 SOC PDF | HTML 2021/05/05
More literature Building your application with security in mind (Rev. E) 2020/10/28
Application note IVA-HD Sharing Between VISION-SDK and PSDKLA on Jacinto6 SoC PDF | HTML 2020/08/24
User guide DRA77xP, DRA76xP, DRA75xP, DRA74xP Technical Reference Manual (Rev. C) 2020/02/24
Application note AM57x, DRA7x, and TDA2x EMIF Tools (Rev. E) 2020/01/06
Application note Integrating New Cameras With Video Input Port on DRA7xx SoCs PDF | HTML 2019/06/11
Application note Achieving Early CAN Response on DRA7xx Devices 2018/11/28
Application note DRA74x_75x/DRA72x Performance (Rev. A) 2018/10/31
Application note Audio Post Processing Engine on Jacinto™ DRA7x Family of Devices 2018/09/14
Application note The Implementation of YUV422 Output for SRV 2018/08/02
Application note MMC DLL Tuning (Rev. B) 2018/07/31
Application note Integrating AUTOSAR on TI SoC: Fundamentals 2018/06/18
Application note ECC/EDC on TDAxx (Rev. B) 2018/06/13
Application note Tools and Techniques to Root Case Failures in Video Capture Subsystem 2018/06/12
Application note Sharing VPE Between VISIONSDK and PSDKLA 2018/05/04
Application note Android Boot Optimization on DRA7xx Devices (Rev. A) 2018/02/13
Application note Flashing Utility - mflash 2018/01/09
Application note Using Peripheral Boot and DFU for Rapid Development on Jacinto 6 Devices (Rev. A) 2017/11/30
Application note Optimizing DRA7xx and TDA2xx Processors for use with Video Display SERDES (Rev. B) 2017/11/07
Application note A Guide to Debugging With CCS on the DRA75x, DRA74x, TDA2x and TDA3x Family of D (Rev. B) 2017/11/03
Application note Optimization of GPU-Based Surround View on TI’s TDA2x SoC 2017/09/12
Application note Using DSS Write-Back Pipeline for RGB-to-YUV Conversion on DRA7xx Devices 2017/08/14
Application note Software Guidelines to EMIF/DDR3 Configuration on DRA7xx Devices 2017/07/12
White paper Revolutionize the automotive cockpit 2017/06/02
Application note Linux Boot Time Optimizations on DRA7xx Devices 2017/03/31
Application note Interfacing DRA75x and DRA74x Audio to Analog Codecs (Rev. A) 2017/02/17
Application note Early Splash Screen on DRA7x Devices 2017/01/31
Application note Quality of Service (QoS) Knobs for DRA74x, DRA75x & TDA2x Family of Devices (Rev. A) 2016/12/15
Application note Gstreamer Migration Guidelines 2016/04/26
User guide Jacinto6 Android Video Decoder Software Design Specification User's Guide 2016/04/21
User guide Jacinto6 Android Video Encoder Software Design Specification User's Guide 2016/04/21
Application note Flashing Binaries to DRA7xx Factory Boards Using DFU 2016/04/14
Application note Tools and Techniques for Audio Debugging 2016/04/13
Application note Debugging Tools and Techniques With IPC3.x 2016/03/30
Application note Modifying Memory Usage for IPUMM Applications Loaded IPC 3.x for DRA75x, DRA74x (Rev. A) 2016/01/15
White paper Informational ADAS as Software Upgrade to Today’s Infotainment Systems 2014/10/14
Application note Guide to fix Perf Issues Using QoS Knobs for DRA74x, DRA75x, TDA2x & TD3x Device 2014/08/13
White paper Today’s high-end infotainment soon becoming mainstream 2014/06/02

설계 및 개발

추가 조건 또는 필수 리소스는 사용 가능한 경우 아래 제목을 클릭하여 세부 정보 페이지를 확인하세요.

평가 보드

J6PEVM577P — DRA7xP 평가 모듈

The DRA77xP/DRA76xP-ACD is an evaluation platform designed to allow scalability and re-use across DRA77xP and DRA76xP JacintoTM Infotainment System-on-Chips (SoCs), it is based on Jacinto DRA77xP SoC that incorporates a heterogeneous, scalable architecture that includes a mix of two ARM Cortex-A15 (...)

발송: SVTRONICS INC
사용 설명서: PDF
소프트웨어 개발 키트(SDK)

PROCESSOR-SDK-ANDROID-AUTOMOTIVE-DRA7X

Processor SDK Linux Automotive

Processor SDK Linux Automotive is the foundational software development platform for TI's Jacinto™ DRAx family of Infotainment SoCs. The software framework allows users to develop feature-rich Infotainment solutions such as reconfigurable digital instrument (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
Arm 기반 프로세서
DRA710 인포테인먼트 및 클러스터용 그래픽을 지원하는 600MHz Arm Cortex-A15 SoC 프로세서 DRA712 인포테인먼트 및 클러스터용 그래픽 및 듀얼 Arm Cortex-M4를 지원하는 600MHz Arm Cortex-A15 SoC 프로세서 DRA714 인포테인먼트 및 클러스터용 그래픽 및 DSP를 지원하는 600MHz Arm Cortex-A15 SoC 프로세서 DRA716 인포테인먼트 및 클러스터용 그래픽 및 DSP를 지원하는 800MHz Arm Cortex-A15 SoC 프로세서 DRA718 인포테인먼트 및 클러스터용 그래픽 및 DSP를 지원하는 1GHz Arm Cortex-A15 SoC 프로세서 DRA722 오토모티브 인포테인먼트 및 클러스터용 그래픽 및 DSP를 갖춘 800MHz Arm Cortex-A15 SoC 프로세서 DRA724 오토모티브 인포테인먼트 및 클러스터용 그래픽 및 DSP를 갖춘 1GHz Arm Cortex-A15 SoC 프로세서 DRA725 오토모티브 인포테인먼트 및 클러스터용 그래픽 및 DSP를 갖춘 1.2GHz Arm Cortex-A15 SoC 프로세서 DRA726 인포테인먼트 및 클러스터용 그래픽 및 DSP를 지원하는 1.5GHz Arm Cortex-A15 DRA74P ISP를 지원하고 DRA74x SoC 프로세서와 핀 호환 가능한 멀티코어 SoC 프로세서 DRA75P ISP를 지원하고 인포테인먼트 애플리케이션을 위해 DRA75x SoC 프로세서와 핀 호환 가능한 멀티코어 SoC 프로세서 DRA76P 디지털 콕핏 애플리케이션을 위한 ISP 지원 고성능 멀티 코어 SoC 프로세서 DRA77P 확장된 주변 장치 및 디지털 콕핏 애플리케이션을 위한 ISP를 지원하는 고성능 멀티 코어 SoC DRA790 오디오 증폭기용 500MHz C66x DSP를 갖춘 300MHz Arm Cortex-A15 SoC 프로세서 DRA791 오디오 증폭기용 750 MHz C66x DSP를 갖춘 300MHz Arm Cortex-A15 SoC 프로세서 DRA793 오디오 증폭기용 750 MHz C66x DSP를 갖춘 500 MHz Arm Cortex-A15 SoC 프로세서 DRA797 오디오 증폭기용 750 MHz C66x DSP를 갖춘 800 MHz Arm Cortex-A15 SoC 프로세서
DSP(디지털 신호 프로세서)
DRA780 500MHz C66x DSP 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서 DRA781 750MHz C66x DSP 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서 DRA782 500MHz C66x DSP 2개 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서 DRA783 750MHz C66x DSP 2개 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서 DRA785 1000 MHz C66x DSP 2개 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서 DRA786 500MHz C66x DSP 2개 및 오디오 증폭기용 듀얼 Arm Cortex-M4, EVE 2개를 갖춘 SoC 프로세서 DRA787 750MHz C66x DSP 2개 및 오디오 증폭기용 듀얼 Arm Cortex-M4, EVE 2개를 갖춘 SoC 프로세서 DRA788 1000MHz C66x DSP 2개, EVE 1개 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서
다운로드 옵션
소프트웨어 개발 키트(SDK)

PROCESSOR-SDK-LINUX-AUTOMOTIVE-DRA7X PROCESSOR-SDK-LINUX-AUTOMOTIVE-DRA7X

Processor SDK Linux Automotive

Processor SDK Linux Automotive is the foundational software development platform for TI's Jacinto™ DRAx family of Infotainment SoCs. The software framework allows users to develop feature-rich Infotainment solutions such as reconfigurable digital instrument (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
Arm 기반 프로세서
DRA710 인포테인먼트 및 클러스터용 그래픽을 지원하는 600MHz Arm Cortex-A15 SoC 프로세서 DRA712 인포테인먼트 및 클러스터용 그래픽 및 듀얼 Arm Cortex-M4를 지원하는 600MHz Arm Cortex-A15 SoC 프로세서 DRA714 인포테인먼트 및 클러스터용 그래픽 및 DSP를 지원하는 600MHz Arm Cortex-A15 SoC 프로세서 DRA716 인포테인먼트 및 클러스터용 그래픽 및 DSP를 지원하는 800MHz Arm Cortex-A15 SoC 프로세서 DRA718 인포테인먼트 및 클러스터용 그래픽 및 DSP를 지원하는 1GHz Arm Cortex-A15 SoC 프로세서 DRA722 오토모티브 인포테인먼트 및 클러스터용 그래픽 및 DSP를 갖춘 800MHz Arm Cortex-A15 SoC 프로세서 DRA724 오토모티브 인포테인먼트 및 클러스터용 그래픽 및 DSP를 갖춘 1GHz Arm Cortex-A15 SoC 프로세서 DRA725 오토모티브 인포테인먼트 및 클러스터용 그래픽 및 DSP를 갖춘 1.2GHz Arm Cortex-A15 SoC 프로세서 DRA726 인포테인먼트 및 클러스터용 그래픽 및 DSP를 지원하는 1.5GHz Arm Cortex-A15 DRA746 오토모티브 인포테인먼트 및 클러스터용 그래픽 및 DSP를 갖춘 듀얼 1.5 GHz Arm Cortex-A15 SoC 프로세서 DRA74P ISP를 지원하고 DRA74x SoC 프로세서와 핀 호환 가능한 멀티코어 SoC 프로세서 DRA756 인포테인먼트용 듀얼 1.5GHz A15, 듀얼 EVE, 듀얼 DSP, 확장된 주변 기기 SoC 프로세서 DRA75P ISP를 지원하고 인포테인먼트 애플리케이션을 위해 DRA75x SoC 프로세서와 핀 호환 가능한 멀티코어 SoC 프로세서 DRA76P 디지털 콕핏 애플리케이션을 위한 ISP 지원 고성능 멀티 코어 SoC 프로세서 DRA77P 확장된 주변 장치 및 디지털 콕핏 애플리케이션을 위한 ISP를 지원하는 고성능 멀티 코어 SoC DRA790 오디오 증폭기용 500MHz C66x DSP를 갖춘 300MHz Arm Cortex-A15 SoC 프로세서 DRA791 오디오 증폭기용 750 MHz C66x DSP를 갖춘 300MHz Arm Cortex-A15 SoC 프로세서 DRA793 오디오 증폭기용 750 MHz C66x DSP를 갖춘 500 MHz Arm Cortex-A15 SoC 프로세서 DRA797 오디오 증폭기용 750 MHz C66x DSP를 갖춘 800 MHz Arm Cortex-A15 SoC 프로세서
DSP(디지털 신호 프로세서)
DRA780 500MHz C66x DSP 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서 DRA781 750MHz C66x DSP 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서 DRA782 500MHz C66x DSP 2개 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서 DRA783 750MHz C66x DSP 2개 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서 DRA785 1000 MHz C66x DSP 2개 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서 DRA786 500MHz C66x DSP 2개 및 오디오 증폭기용 듀얼 Arm Cortex-M4, EVE 2개를 갖춘 SoC 프로세서 DRA787 750MHz C66x DSP 2개 및 오디오 증폭기용 듀얼 Arm Cortex-M4, EVE 2개를 갖춘 SoC 프로세서 DRA788 1000MHz C66x DSP 2개, EVE 1개 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서
다운로드 옵션
소프트웨어 개발 키트(SDK)

PROCESSOR-SDK-RTOS-AUTOMOTIVE-DRA7X

Processor SDK Linux Automotive

Processor SDK Linux Automotive is the foundational software development platform for TI's Jacinto™ DRAx family of Infotainment SoCs. The software framework allows users to develop feature-rich Infotainment solutions such as reconfigurable digital instrument (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

제품
Arm 기반 프로세서
DRA710 인포테인먼트 및 클러스터용 그래픽을 지원하는 600MHz Arm Cortex-A15 SoC 프로세서 DRA712 인포테인먼트 및 클러스터용 그래픽 및 듀얼 Arm Cortex-M4를 지원하는 600MHz Arm Cortex-A15 SoC 프로세서 DRA714 인포테인먼트 및 클러스터용 그래픽 및 DSP를 지원하는 600MHz Arm Cortex-A15 SoC 프로세서 DRA716 인포테인먼트 및 클러스터용 그래픽 및 DSP를 지원하는 800MHz Arm Cortex-A15 SoC 프로세서 DRA718 인포테인먼트 및 클러스터용 그래픽 및 DSP를 지원하는 1GHz Arm Cortex-A15 SoC 프로세서 DRA722 오토모티브 인포테인먼트 및 클러스터용 그래픽 및 DSP를 갖춘 800MHz Arm Cortex-A15 SoC 프로세서 DRA724 오토모티브 인포테인먼트 및 클러스터용 그래픽 및 DSP를 갖춘 1GHz Arm Cortex-A15 SoC 프로세서 DRA725 오토모티브 인포테인먼트 및 클러스터용 그래픽 및 DSP를 갖춘 1.2GHz Arm Cortex-A15 SoC 프로세서 DRA726 인포테인먼트 및 클러스터용 그래픽 및 DSP를 지원하는 1.5GHz Arm Cortex-A15 DRA74P ISP를 지원하고 DRA74x SoC 프로세서와 핀 호환 가능한 멀티코어 SoC 프로세서 DRA75P ISP를 지원하고 인포테인먼트 애플리케이션을 위해 DRA75x SoC 프로세서와 핀 호환 가능한 멀티코어 SoC 프로세서 DRA76P 디지털 콕핏 애플리케이션을 위한 ISP 지원 고성능 멀티 코어 SoC 프로세서 DRA77P 확장된 주변 장치 및 디지털 콕핏 애플리케이션을 위한 ISP를 지원하는 고성능 멀티 코어 SoC DRA790 오디오 증폭기용 500MHz C66x DSP를 갖춘 300MHz Arm Cortex-A15 SoC 프로세서 DRA791 오디오 증폭기용 750 MHz C66x DSP를 갖춘 300MHz Arm Cortex-A15 SoC 프로세서 DRA793 오디오 증폭기용 750 MHz C66x DSP를 갖춘 500 MHz Arm Cortex-A15 SoC 프로세서 DRA797 오디오 증폭기용 750 MHz C66x DSP를 갖춘 800 MHz Arm Cortex-A15 SoC 프로세서
DSP(디지털 신호 프로세서)
DRA780 500MHz C66x DSP 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서 DRA781 750MHz C66x DSP 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서 DRA782 500MHz C66x DSP 2개 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서 DRA783 750MHz C66x DSP 2개 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서 DRA785 1000 MHz C66x DSP 2개 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서 DRA786 500MHz C66x DSP 2개 및 오디오 증폭기용 듀얼 Arm Cortex-M4, EVE 2개를 갖춘 SoC 프로세서 DRA787 750MHz C66x DSP 2개 및 오디오 증폭기용 듀얼 Arm Cortex-M4, EVE 2개를 갖춘 SoC 프로세서 DRA788 1000MHz C66x DSP 2개, EVE 1개 및 오디오 증폭기용 듀얼 Arm Cortex-M4 2개를 지원하는 SoC 프로세서
다운로드 옵션
펌웨어

VCTR-3P-AUTOSAR — 자동차 산업용 Vector AUTOSAR, HSM 및 네트워킹 소프트웨어 구성품

Vector is the leading manufacturer of software tools and embedded components for the development of electronic systems and networking from CAN to Automotive Ethernet. Vector has been a partner of automotive manufacturers, suppliers and related industries since 1988, providing software components, (...)
IDE, 구성, 컴파일러 또는 디버거

CCSTUDIO Code Composer Studio integrated development environment (IDE)

Code Composer Studio is an integrated development environment (IDE) for TI's microcontrollers and processors. It comprises a suite of tools used to develop and debug embedded applications.  Code Composer Studio is available for download across Windows®, Linux® and macOS® (...)

지원되는 제품 및 하드웨어

지원되는 제품 및 하드웨어

이 설계 리소스는 이러한 범주의 제품 대부분을 지원합니다.

제품 세부 정보 페이지에서 지원을 확인하십시오.

시작 다운로드 옵션
운영 체제(OS)

GHS-3P-INTEGRITY-RTOS — Green Hills INTEGRITY RTOS

The flagship of Green Hills Software operating systems—the INTEGRITY RTOS—is built around a partitioning architecture to provide embedded systems with total reliability, absolute security, and maximum real-time performance. With its leadership pedigree underscored by certifications in a (...)
시뮬레이션 모델

DRA7xxP and TDA2Px BSDL Files

SPRM750.ZIP (34 KB) - BSDL Model
시뮬레이션 모델

DRA7xxP and TDA2Px IBIS Files

SPRM748.ZIP (36622 KB) - IBIS Model
시뮬레이션 모델

DRA7xxP and TDA2Px Thermal Model

SPRM749.ZIP (2 KB) - Thermal Model
계산 툴

CLOCKTREETOOL — Sitara, 오토모티브, 비전 분석 및 디지털 신호 프로세서용 클록 트리 툴

The Clock Tree Tool (CTT) for Sitara™ ARM®, Automotive, and Digital Signal Processors is an interactive clock tree configuration software that provides information about the clocks and modules in these TI devices. It allows the user to:
  • Visualize the device clock tree
  • Interact with clock tree (...)
사용 설명서: PDF
설계 툴

PROCESSORS-3P-SEARCH — Arm 기반 MPU, arm 기반 MCU 및 DSP 타사 검색 툴

TI는 여러 회사와의 협력을 통해 TI 프로세서를 사용하여 광범위한 소프트웨어, 툴 및 SOM을 제공해서 생산 단계로 가는 속도를 높이고 있습니다. 이 검색 툴을 다운로드하여 타사 솔루션을 빠르게 검색하고 필요에 맞는 올바른 타사를 찾아보세요. 여기에 나열된 소프트웨어, 툴 및 모듈은 텍사스 인스트루먼트가 아닌 독립적인 타사에서 생산 및 관리하고 있습니다.

검색 툴은 다음과 같이 제품 유형별로 분류되어 있습니다.

  • 툴에는 IDE/컴파일러, 디버그 및 추적, 시뮬레이션 및 모델링 소프트웨어, 플래시 프로그래머가 포함되어 있습니다.
  • OS에는 (...)
패키지 다운로드
FCCSP (ABZ) 760 옵션 보기

주문 및 품질

포함된 정보:
  • RoHS
  • REACH
  • 디바이스 마킹
  • 납 마감/볼 재질
  • MSL 등급/피크 리플로우
  • MTBF/FIT 예측
  • 물질 성분
  • 인증 요약
  • 지속적인 신뢰성 모니터링
포함된 정보:
  • 팹 위치
  • 조립 위치

지원 및 교육

TI 엔지니어의 기술 지원을 받을 수 있는 TI E2E™ 포럼

콘텐츠는 TI 및 커뮤니티 기고자에 의해 "있는 그대로" 제공되며 TI의 사양으로 간주되지 않습니다. 사용 약관을 참조하십시오.

품질, 패키징, TI에서 주문하는 데 대한 질문이 있다면 TI 지원을 방문하세요. ​​​​​​​​​​​​​​

동영상