JAJSQE2A
May 2023 – May 2025
AFE7951
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
説明
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱に関する情報 (AFE79xx)
5.5
トランスミッタの電気的特性
5.6
RF ADC の電気的特性
5.7
PLL / VCO / クロックの電気的特性
5.8
デジタルの電気的特性
5.9
電源の電気的特性
5.10
タイミング要件
5.11
スイッチング特性
5.12
代表的特性
5.12.1
TX 代表的特性:800MHz
5.12.2
TX 代表的特性:1.8GHz
5.12.3
TX 代表的特性:2.6GHz
5.12.4
TX 代表的特性:3.5GHz
5.12.5
TX 代表的特性:4.9GHz
5.12.6
TX 代表的特性:8.1GHz
5.12.7
TX 代表的特性:9.6GHz
5.12.8
RX 代表的特性:800MHz
5.12.9
RX の代表的特性 (1.75~1.9 GHz 時)
5.12.10
RX 代表的特性:2.6GHz
5.12.11
RX 代表的特性:3.5GHz
5.12.12
RX 代表的特性:4.9GHz
5.12.13
RX 代表的特性:8.1GHz
5.12.14
RX 代表的特性:9.6GHz
5.12.15
PLL およびクロックの代表的特性
6
デバイスおよびドキュメントのサポート
6.1
ドキュメントの更新通知を受け取る方法
6.2
サポート・リソース
6.3
商標
6.4
静電気放電に関する注意事項
6.5
用語集
7
改訂履歴
8
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
ABJ|400
MCBG079C
ALK|400
MPBGAU3B
サーマルパッド・メカニカル・データ
発注情報
jajsqe2a_oa
jajsqe2a_pm
1
特長
データシート全体のご請求
クワッド RF サンプリング 12GSPS 送信 DAC
クワッド RF サンプリング 3GSPS 受信 ADC
最大 RF 信号帯域幅:400MHz
RF 周波数範囲:600MHz~12GHz
デジタル ステップ アッテネータ (DSA):
TX:40dB レンジ、0.125dB ステップ
RX:25dB レンジ、0.5dB ステップ
シングルまたはデュアル バンドの DUC と DDC
TX または RX ごとに 16 個の NCO
DAC もしくは ADC クロック用の内部 PLL もしくは VCO、または DAC もしくは ADC サンプル レートでの外部クロックを選択可能
SerDes データ インターフェイス:
JESD204B、JESD204C 適合
8 つの SerDes トランシーバ (最大 29.5Gbps)
サブクラス 1 のマルチデバイス同期
パッケージ:17mm × 17mm FCBGA、0.8mm ピッチ