JAJSCZ1D January   2017  – February 2024 CDCE813-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Thermal Information
    5. 5.5 Electrical Characteristics
    6. 5.6 Timing Requirements
    7. 5.7 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Control Terminal Configuration
      2. 7.3.2 Default Device Configuration
      3. 7.3.3 I2C Serial Interface
      4. 7.3.4 Data Protocol
    4. 7.4 Device Functional Modes
      1. 7.4.1 SDA and SCL Hardware Interface
    5. 7.5 Programming
  9. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1 Spread-Spectrum Clock (SSC)
        2. 8.2.2.2 PLL Frequency Planning
        3. 8.2.2.3 Crystal Oscillator Start-Up
        4. 8.2.2.4 Frequency Adjustment With Crystal Oscillator Pulling
        5. 8.2.2.5 Unused Inputs and Outputs
        6. 8.2.2.6 Switching Between XO and VCXO Mode
      3. 8.2.3 Application Curves
    3. 8.3 Power Supply Recommendations
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
      2. 8.4.2 Layout Example
  10. Register Maps
    1. 9.1 I2C Configuration Registers
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 ドキュメントのサポート
      1. 10.1.1 関連資料
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 サポート・リソース
    4. 10.4 商標
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 用語集
  12. 11Revision History
  13. 12Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

CDCE813-Q1デバイスは、位相ロック ループ(PLL)をベースとし、低コスト、高性能でプログラマブルな、モジュール式のクロック シンセサイザです。単一の入力周波数から最大3つの出力クロックを生成できます。それぞれの出力は、内蔵の構成可能PLLを使用して、230MHzまでの任意のクロック周波数にシステム内でプログラム可能です。

‌CDCE813-Q1 には独立した出力電源ピン VDDOUT があり、2.5V~3.3Vを供給します。

入力には外付けの水晶振動子、またはLVCMOSクロック信号を接続できます。選択可能なオンチップVCXOにより、出力周波数を外部の制御信号に同期できます。

PLLはSSC (スペクトラム拡散クロッキング)をサポートしているため、電磁気干渉(EMI)性能に優れています。

このデバイスは不揮発性EEPROMのプログラミングをサポートしているため、アプリケーションに応じて簡単にカスタマイズ可能です。すべてのデバイス設定は、2 線式シリアル インターフェイスの I2C バスでプログラムできます。

CDCE813-Q1 は 1.8V のコア環境で動作し、独立した水晶発振器を追加する必要がないため、部品数と基板サイズを削減できます。このデバイスは、-40℃~105℃の温度範囲で動作します。

パッケージ情報
部品番号パッケージ(1)パッケージ サイズ(2)
CDCE813-Q1PW (TSSOP、14)5mm × 6.4mm
利用可能なすべてのパッケージについては、データシートの末尾にある注文情報を参照してください。
パッケージ サイズ (長さ×幅) は公称値であり、該当する場合はピンも含まれます。
デバイスの比較
注文可能製品S0 制御ピンのデフォルト機能
CDCE813R02-Q1Y1 出力イネーブル (アクティブ HIGH)
CDCE813-Q1未使用(1)
出力は I2C 制御によりイネーブルにする必要があります。
GUID-90AD31B1-1203-440A-913E-19A25A1421AF-low.gif代表的なアプリケーション回路図