製品詳細

Function Single-loop PLL Number of outputs 3 RMS jitter (fs) 50000 Output frequency (Min) (MHz) 0.07 Output frequency (Max) (MHz) 230 Input type LVCMOS (REF_CLK) Output type LVCMOS Supply voltage (Min) (V) 1.7 Supply voltage (Max) (V) 3.6 Features Integrated EEPROM Operating temperature range (C) -40 to 105
Function Single-loop PLL Number of outputs 3 RMS jitter (fs) 50000 Output frequency (Min) (MHz) 0.07 Output frequency (Max) (MHz) 230 Input type LVCMOS (REF_CLK) Output type LVCMOS Supply voltage (Min) (V) 1.7 Supply voltage (Max) (V) 3.6 Features Integrated EEPROM Operating temperature range (C) -40 to 105
TSSOP (PW) 14 32 mm² 5 x 6.4
  • 車載アプリケーション用に認定済み
  • 下記内容で AEC-Q100 認定済み
    • デバイス温度グレード 2:動作時周囲温度範囲 -40°C~105°C
    • デバイス HBM ESD 分類レベル H2
    • デバイス CDM ESD 分類レベル C6
  • システム内プログラミングおよび EEPROM
    • シリアル・プログラム可能な揮発性レジスタ
    • 不揮発性 EEPROM に顧客設定を保存
  • 柔軟な入力クロック設定の概念
    • 外部水晶振動子:8MHz~32MHz
    • シングルエンドのLVCMOS:最高 160MHz
  • 出力周波数を最高 230MHz まで自由に選択可能
  • 低ノイズの PLL コア
    • PLL ループ・フィルタ・コンポーネントを内蔵
    • ジッタの期間が短い (標準値 50ps)
  • 1.8V デバイス電源 (コア電圧)
  • 独立の出力電圧ピン:3.3V および 2.5V
  • 柔軟なクロック・ドライバ
    • 3 つのユーザ定義可能な制御入力 [S0、S1、S2] を、SSC 選択、周波数切り替え、出力イネーブル、電源オフなどに使用可能
    • ビデオ、オーディオ、USB、IEEE1394、RFID、 Bluetooth®、WLAN、イーサネット、GPS 用に精度の高いクロックを生成
    • TI-DaVinci™、 OMAP™、DSPで使用される共通クロック周波数を生成
    • SSC 変調をプログラム可能
    • 0 PPM のクロック生成が可能
  • TSSOP パッケージ
  • 開発およびプログラミング・キットにより PLL の設計とプログラムが簡単 (TI ClockPro™プログラム用ソフトウェア)
  • 車載アプリケーション用に認定済み
  • 下記内容で AEC-Q100 認定済み
    • デバイス温度グレード 2:動作時周囲温度範囲 -40°C~105°C
    • デバイス HBM ESD 分類レベル H2
    • デバイス CDM ESD 分類レベル C6
  • システム内プログラミングおよび EEPROM
    • シリアル・プログラム可能な揮発性レジスタ
    • 不揮発性 EEPROM に顧客設定を保存
  • 柔軟な入力クロック設定の概念
    • 外部水晶振動子:8MHz~32MHz
    • シングルエンドのLVCMOS:最高 160MHz
  • 出力周波数を最高 230MHz まで自由に選択可能
  • 低ノイズの PLL コア
    • PLL ループ・フィルタ・コンポーネントを内蔵
    • ジッタの期間が短い (標準値 50ps)
  • 1.8V デバイス電源 (コア電圧)
  • 独立の出力電圧ピン:3.3V および 2.5V
  • 柔軟なクロック・ドライバ
    • 3 つのユーザ定義可能な制御入力 [S0、S1、S2] を、SSC 選択、周波数切り替え、出力イネーブル、電源オフなどに使用可能
    • ビデオ、オーディオ、USB、IEEE1394、RFID、 Bluetooth®、WLAN、イーサネット、GPS 用に精度の高いクロックを生成
    • TI-DaVinci™、 OMAP™、DSPで使用される共通クロック周波数を生成
    • SSC 変調をプログラム可能
    • 0 PPM のクロック生成が可能
  • TSSOP パッケージ
  • 開発およびプログラミング・キットにより PLL の設計とプログラムが簡単 (TI ClockPro™プログラム用ソフトウェア)

CDCE813-Q1デバイスは、位相ロック・ループ(PLL)をベースとし、低コスト、高性能でプログラマブルな、モジュール式のクロック・シンセサイザです。単一の入力周波数から最大3つの出力クロックを生成できます。それぞれの出力は、内蔵の構成可能PLLを使用して、230MHzまでの任意のクロック周波数にシステム内でプログラム可能です。

CDCE813-Q1には独立した出力電源ピンVDDOUTがあり、2.5V~3.3Vを供給します。

入力には外付けの水晶振動子、またはLVCMOSクロック信号を接続できます。選択可能なオンチップVCXOにより、出力周波数を外部の制御信号に同期できます。

PLLはSSC (スペクトラム拡散クロッキング)をサポートしているため、電磁気干渉(EMI)性能に優れています。

このデバイスは不揮発性EEPROMのプログラミングをサポートしているため、アプリケーションに応じて簡単にカスタマイズ可能です。すべてのデバイス設定は、2線式シリアル・インターフェイスのI2Cバスでプログラムできます。

CDCE813-Q1は1.8Vのコア環境で動作し、独立した水晶発振器を追加する必要がないため、部品数と基板サイズを削減できます。このデバイスは、-40℃~105℃の温度範囲で動作します。

CDCE813-Q1デバイスは、位相ロック・ループ(PLL)をベースとし、低コスト、高性能でプログラマブルな、モジュール式のクロック・シンセサイザです。単一の入力周波数から最大3つの出力クロックを生成できます。それぞれの出力は、内蔵の構成可能PLLを使用して、230MHzまでの任意のクロック周波数にシステム内でプログラム可能です。

CDCE813-Q1には独立した出力電源ピンVDDOUTがあり、2.5V~3.3Vを供給します。

入力には外付けの水晶振動子、またはLVCMOSクロック信号を接続できます。選択可能なオンチップVCXOにより、出力周波数を外部の制御信号に同期できます。

PLLはSSC (スペクトラム拡散クロッキング)をサポートしているため、電磁気干渉(EMI)性能に優れています。

このデバイスは不揮発性EEPROMのプログラミングをサポートしているため、アプリケーションに応じて簡単にカスタマイズ可能です。すべてのデバイス設定は、2線式シリアル・インターフェイスのI2Cバスでプログラムできます。

CDCE813-Q1は1.8Vのコア環境で動作し、独立した水晶発振器を追加する必要がないため、部品数と基板サイズを削減できます。このデバイスは、-40℃~105℃の温度範囲で動作します。

ダウンロード

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
1 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート CDCE813-Q1 プログラマブル1-PLLクロック・シンセサイザ およびジッタ・クリーナ、2.5Vおよび3.3V出力 データシート (Rev. C 翻訳版) PDF | HTML 英語版をダウンロード (Rev.C) PDF | HTML 2020年 3月 27日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページを表示してください。

シミュレーション・モデル

CDCE813 IBIS Model

SNAM227.ZIP (27 KB) - IBIS Model
設計ツール

CLOCK-TREE-ARCHITECT

Clock tree architect プログラミング・ソフトウェア

Clock tree architect はクロック・ツリーの合成ツールであり、開発中システムの要件に基づいてクロック・ツリー・ソリューションを生成する方法で、お客様の設計プロセスの効率化に貢献します。このツールは、多様なクロック供給製品を収録した包括的なデータベースからデータを抽出し、システム・レベルのマルチチップ・クロック供給ソリューションを生成します。
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 ダウンロード
TSSOP (PW) 14 オプションの表示

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL rating / リフローピーク温度
  • MTBF/FIT 推定値
  • 材料 (内容)
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス・デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ