JAJSKK0A June   2020  – November 2020 DRV8428E

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. ピン構成および機能
    1. 5.1 端子機能
  6. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
      1. 6.5.1 代表的特性
  7. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 PWM モータ・ドライバ
      2. 7.3.2 ブリッジの制御
      3. 7.3.3 電流レギュレーション、オフタイムおよびディケイ・モード
        1. 7.3.3.1 ミックス・ディケイ
        2. 7.3.3.2 スマート・チューン・ダイナミック・ディケイ
        3. 7.3.3.3 スマート・チューン・リップル・コントロール
        4. 7.3.3.4 ブランキング時間
      4. 7.3.4 リニア電圧レギュレータ
      5. 7.3.5 論理および 7 レベル・ピン構造図
      6. 7.3.6 保護回路
        1. 7.3.6.1 VM 低電圧誤動作防止 (UVLO)
        2. 7.3.6.2 過電流保護 (OCP)
        3. 7.3.6.3 サーマル・シャットダウン (OTSD)
        4. 7.3.6.4 フォルト条件のまとめ
    4. 7.4 デバイスの機能モード
      1. 7.4.1 スリープ・モード (nSLEEP = 0)
      2. 7.4.2 動作モード (nSLEEP = 1)
      3. 7.4.3 機能モードのまとめ
  8. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1 電流レギュレーション
        2. 8.2.2.2 消費電力および熱に関する計算
          1. 8.2.2.2.1 アプリケーション曲線
    3. 8.3 代替アプリケーション
      1. 8.3.1 設計要件
      2. 8.3.2 詳細な設計手順
        1. 8.3.2.1 電流レギュレーション
          1. 8.3.2.1.1 ステッピング・モータの速度
            1. 8.3.2.1.1.1 ディケイ・モード
  9. 電源に関する推奨事項
    1. 9.1 バルク・コンデンサ
  10. 10レイアウト
    1. 10.1 レイアウトの注意点
      1. 10.1.1 レイアウト例
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 デバイス・サポート(オプション)
      1. 11.1.1 開発サポート(オプション)
      2. 11.1.2 デバイスの項目表記 (オプション)
    2. 11.2 ドキュメントのサポート(該当する場合)
      1. 11.2.1 関連資料
    3. 11.3 関連リンク
    4. 11.4 ドキュメントの更新通知を受け取る方法
    5. 11.5 コミュニティ・リソース
    6. 11.6 商標
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

DRV8428E/P デバイスは、さまざまな産業用アプリケーションに適したデュアル H ブリッジ・モータ・ドライバです。このデバイスを使用すると、2 つの DC モータまたは 1 つのバイポーラ・ステッパ・モータを駆動できます。DRV8428E/P はフルスケール出力電流で最大 1A、RMS 出力電流で最大 0.7A を駆動できます (PCB の設計に依存)。

本ドライバの出力段は、2 つのフル H ブリッジとして構成された N チャネル・パワー MOSFET、電流検出およびレギュレーション回路、保護回路で構成されます。内蔵の電流検出機能では内部の電流ミラー・アーキテクチャを使用するため、外部シャント抵抗が不要になり、基板面積の節約とシステムコストの削減が可能です。低消費電力のスリープ・モードにより、内部回路の多くをシャットダウンして、非常に低い静止電流を実現できます。保護機能として、電源低電圧誤動作防止 (UVLO)、過電流検出 (OCP)、デバイス過熱検出 (TSD) を内蔵しています。

表 3-1 製品情報(1)
型番 パッケージ 本体サイズ (公称)
DRV8428EPWPR HTSSOP (16) 5mm × 4.4mm
DRV8428ERTER WQFN (16) 3.0mm × 3.0mm
DRV8428EDYYR TSOT (16) 4.2mm × 3.26mm
DRV8428PPWPR HTSSOP (16) 5mm × 4.4mm
DRV8428PRTER WQFN (16) 3.0mm × 3.0mm
DRV8428PDYYR TSOT (16) 4.2mm × 3.26mm
利用可能なすべてのパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-17BF03BD-0EFF-4F03-A848-D98F8A1F47FB-low.gif 図 3-1 DRV8428E の概略回路図
GUID-8627A462-3EDC-4BE6-A847-D0C03DD58035-low.gif 図 3-2 DRV8428P の概略回路図