JAJSKV8A December   2020  – May 2022 INA229

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. ピン構成と機能
  6. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 タイミング要件 (SPI)
    7. 6.7 タイミング図
    8. 6.8 標準的特性
  7. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 特長の説明
      1. 7.3.1 多用途の高電圧測定機能
      2. 7.3.2 内部測定および計算エンジン
      3. 7.3.3 低いバイアス電流
      4. 7.3.4 高精度デルタ - シグマ ADC
        1. 7.3.4.1 低レイテンシのデジタル・フィルタ
        2. 7.3.4.2 フレキシブルな変換時間と平均化
      5. 7.3.5 シャント抵抗ドリフト補償
      6. 7.3.6 内蔵高精度発振器
      7. 7.3.7 マルチアラート監視とフォルト検出
    4. 7.4 デバイスの機能モード
      1. 7.4.1 シャットダウン・モード
      2. 7.4.2 パワーオン・リセット
    5. 7.5 プログラミング
      1. 7.5.1 シリアル・インターフェイス
        1. 7.5.1.1 SPI フレーム
    6. 7.6 レジスタ・マップ
      1. 7.6.1 INA229 レジスタ
  8. アプリケーションと実装
    1. 8.1 アプリケーション情報
      1. 8.1.1 デバイスの測定範囲と分解能
      2. 8.1.2 電流、電力、エネルギー、および充電の計算
      3. 8.1.3 ADC 出力のデータ・レートとノイズ性能
      4. 8.1.4 入力フィルタリングに関する検討事項
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1 シャント抵抗の選択
        2. 8.2.2.2 デバイスの構成
        3. 8.2.2.3 シャント・キャリブレーション・レジスタのプログラム
        4. 8.2.2.4 目標のフォルト・スレッショルドの設定
        5. 8.2.2.5 戻り値の計算
      3. 8.2.3 アプリケーション曲線
  9. 電源に関する推奨事項
  10. 10レイアウト
    1. 10.1 レイアウトのガイドライン
    2. 10.2 レイアウト例
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 Receiving Notification of Documentation Updates
    2. 11.2 サポート・リソース
    3. 11.3 商標
    4. 11.4 Electrostatic Discharge Caution
    5. 11.5 Glossary
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

標準的特性

TA = 25℃、VVS = 3.3V、VCM = 48V、VSENSE = 0、VVBUS = 48V (特に記述のない限り)

VCM = 48V
図 6-2 シャント入力オフセット電圧の製造分布
図 6-4 シャント入力オフセット電圧と温度の関係
図 6-6 シャント入力同相信号除去比と温度の関係
VCM = 24V
図 6-8 シャント入力ゲイン誤差と温度の関係
VVBUS = 20mV
図 6-10 バス入力オフセット電圧の製造分布
図 6-12 バス入力ゲイン誤差の製造分布
図 6-14 入力バイアス電流と差動入力電圧の関係
図 6-16 入力バイアス電流と温度の関係
図 6-18 アクティブ IQ と温度の関係
図 6-20 シャットダウン IQ と電源電圧の関係
図 6-22 アクティブ IQ とクロック周波数の関係
図 6-24 内部クロック周波数と電源の関係
VCM = 0V
図 6-3 シャント入力オフセット電圧の製造分布
図 6-5 同相信号除去比の製造分布
VCM = 24V
図 6-7 シャント入力ゲイン誤差の製造分布
図 6-9 シャント入力ゲイン誤差と同相電圧の関係
VVBUS = 20mV
図 6-11 バス入力オフセット電圧と温度の関係
図 6-13 バス入力ゲイン誤差と温度の関係
図 6-15 入力バイアス電流 (IB+ または IB-) と同相電圧の関係
図 6-17 入力バイアス電流と温度の関係、シャットダウン
図 6-19 アクティブ IQ と電源電圧の関係
図 6-21 シャットダウン IQ と温度の関係
図 6-23 シャットダウン IQ とクロック周波数の関係
図 6-25 内部クロック周波数と温度の関係