JAJSMZ1B september   2021  – june 2023 LMK1D2102 , LMK1D2104

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Revision History
  6. Device Comparison
  7. Pin Configuration and Functions
  8. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Typical Characteristics
  9. Parameter Measurement Information
  10. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1 Fail-Safe Inputs
    4. 9.4 Device Functional Modes
      1. 9.4.1 LVDS Output Termination
      2. 9.4.2 Input Termination
  11. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
      3. 10.2.3 Application Curves
    3. 10.3 Power Supply Recommendations
    4. 10.4 Layout
      1. 10.4.1 Layout Guidelines
      2. 10.4.2 Layout Example
  12. 11Device and Documentation Support
    1. 11.1 Documentation Support
      1. 11.1.1 Related Documentation
    2. 11.2 ドキュメントの更新通知を受け取る方法
    3. 11.3 サポート・リソース
    4. 11.4 Trademarks
    5. 11.5 静電気放電に関する注意事項
    6. 11.6 用語集
  13. 12Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 高性能 LVDS クロック・バッファ・ファミリ:最大 2GHz
    • デュアル 1:2 差動バッファ
    • デュアル 1:4 差動バッファ
  • 電源電圧:1.71V~3.465V
  • フェイルセーフ入力動作
  • 小さい付加ジッタ:156.25MHz 時、12kHz~
    20MHz の範囲で最大 60fs RMS
    • 非常に小さい位相ノイズフロア:-164dBc/Hz (標準値)

  • 非常に小さい伝播遅延:575ps (最大値)

  • 出力スキューは最大 20ps

  • ユニバーサル入力は LVDS、LVPECL、LVCMOS、HCSL、CML の信号レベルを受け入れ可能
  • LVDS リファレンス電圧 VAC_REF は、容量性結合入力に使用可能
  • 産業用温度範囲:-40℃~105℃
  • 以下に示すパッケージで供給
    • LMK1D2102:3mm × 3mm、16 ピン VQFN

    • LMK1D2104:5mm × 5mm、28 ピン VQFN