JAJSR93D September   2023  – March 2024 SN74LV8T594-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 熱に関する情報
    4. 5.4 推奨動作条件
    5. 5.5 電気的特性
    6. 5.6 タイミング特性
    7.     13
    8. 5.7 スイッチング特性
    9. 5.8 ノイズ特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 デバイスの機能モード
  9. 機能説明
    1. 8.1 平衡化された CMOS プッシュプル出力
    2. 8.2 既知のパワーアップ状態でのラッチ論理
    3. 8.3 LVxT 拡張入力電圧
    4. 8.4 クランプ ダイオード構造
  10. アプリケーションと実装
    1. 9.1 アプリケーション情報
    2. 9.2 代表的なアプリケーション
      1. 9.2.1 設計要件
        1. 9.2.1.1 電源に関する考慮事項
        2. 9.2.1.2 入力に関する考慮事項
        3. 9.2.1.3 出力に関する考慮事項
      2. 9.2.2 詳細な設計手順
      3. 9.2.3 アプリケーション曲線
    3. 9.3 電源に関する推奨事項
    4. 9.4 レイアウト
      1. 9.4.1 レイアウトのガイドライン
      2. 9.4.2 レイアウト例
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 ドキュメントのサポート
      1. 10.1.1 関連資料
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 サポート・リソース
    4. 10.4 商標
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 用語集
  12. 11改訂履歴
  13. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • PW|16
  • BQB|16
サーマルパッド・メカニカル・データ
発注情報

タイミング特性

自由空気での推奨動作温度範囲内 (特に記述のない限り)
パラメータ 説明 条件 VCC TA = 25℃ -40℃~85℃ -40℃~125℃ 単位
最小値 最大値 最小値 最大値 最小値 最大値
tH ホールド時間 SRCLK↑ 後の SER 1.8V 0 0 0 ns
tSU セットアップ時間 SRCLK↑ の前の SER 1.8V 7.9 9.8 9.8 ns
RCLK↑ 前の SRCLK↑ 1.8V 8.1 10.1 10.1 ns
SRCLK↑ より前に SRCLR が High (非アクティブ) 1.8V 2.2 3 3 ns
RCLK↑ より前に SRCLR が Low 1.8V 8.9 11.2 11.2 ns
tW パルス幅 RCLK または SRCLK が High または Low 1.8V 5.9 7 7 ns
RCLR または SRCLR が Low 1.8V 6.5 8.3 8.3 ns
tH ホールド時間 SRCLK↑ 後の SER 2.5V 0 0 0 ns
tSU セットアップ時間 SRCLK↑ の前の SER 2.5V 4.6 5.9 5.9 ns
RCLK↑ 前の SRCLK↑ 2.5V 3.9 5.3 5.3 ns
SRCLK↑ より前に SRCLR が High (非アクティブ) 2.5V 1.1 1.7 1.7 ns
RCLK↑ より前に SRCLR が Low 2.5V 5.1 6.6 6.6 ns
tW パルス幅 RCLK または SRCLK が High または Low 2.5V 4.3 4.3 4.3 ns
RCLR または SRCLR が Low 2.5V 4.3 5.2 5.2 ns
tH ホールド時間 SRCLK↑ 後の SER 3.3V 0 0 0 ns
tSU セットアップ時間 SRCLK↑ の前の SER 3.3V 3.2 4 4 ns
RCLK↑ 前の SRCLK↑ 3.3V 2.5 3.2 3.2 ns
SRCLK↑ より前に SRCLR が High (非アクティブ) 3.3V 0.7 1 1 ns
RCLK↑ より前に SRCLR が Low 3.3V 3.6 4.5 4.5 ns
tW パルス幅 RCLK または SRCLK が High または Low 3.3V 4.3 4.3 4.3 ns
RCLR または SRCLR が Low 3.3V 4.3 4.3 4.3 ns
tH ホールド時間 SRCLK↑ 後の SER 5V 0 0 0 ns
tSU セットアップ時間 SRCLK↑ の前の SER 5V 1.3 1.8 1.8 ns
RCLK↑ 前の SRCLK↑ 5V 1.6 2.1 2.1 ns
SRCLK↑ より前に SRCLR が High (非アクティブ) 5V 0.5 0.7 0.7 ns
RCLK↑ より前に SRCLR が Low 5V 1.6 2.1 2.1 ns
tW パルス幅 RCLK または SRCLK が High または Low 5V 4.3 4.3 4.3 ns
RCLR または SRCLR が Low 5V 4.3 4.3 4.3 ns