JAJSQ14C February 2023 – November 2025 TDA4AH-Q1 , TDA4AP-Q1 , TDA4VH-Q1 , TDA4VP-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
| パラメータ | 最小値 | 最大値 | 単位 | |
|---|---|---|---|---|
| 出力条件 | ||||
| CL | 出力負荷容量 | 2 | 5 | pF |
| PCB 接続要件 | ||||
| td(Trace Mismatch) | すべてのパターンにわたる伝搬遅延の不整合 | 200 | ps | |
表 6-100 および 図 6-119 は、推奨動作条件と電気的特性条件に基づくテストを想定しています。
| 番号 | パラメータ | 最小値 | 最大値 | 単位 | |
|---|---|---|---|---|---|
| 1.8 V モード | |||||
| DBTR1 | tc(TRC_CLK) | サイクル時間、TRC_CLK | 6.50 | ns | |
| DBTR2 | tw(TRC_CLKH) | パルス幅、TRC_CLK High | 2.50 | ns | |
| DBTR3 | tw(TRC_CLKL) | パルス幅、TRC_CLK Low | 2.50 | ns | |
| DBTR4 | tosu(TRC_DATAV-TRC_CLK) | 出力セットアップ時間、TRC_DATA 有効から TRC_CLK エッジまで | 0.81 | ns | |
| DBTR5 | toh(TRC_CLK-TRC_DATAI) | 出力ホールド時間、TRC_CLK エッジから TRC_DATA 無効まで | 0.81 | ns | |
| DBTR6 | tosu(TRC_CTLV-TRC_CLK) | 出力セットアップ時間、TRC_CTL 有効から TRC_CLK エッジまで | 0.81 | ns | |
| DBTR7 | toh(TRC_CLK-TRC_CTLI) | 出力ホールド時間、 TRC_CLK エッジから TRC_CTL 無効まで | 0.81 | ns | |
| 3.3 V モード | |||||
| DBTR1 | tc(TRC_CLK) | サイクル時間、TRC_CLK | 9.75 | ns | |
| DBTR2 | tw(TRC_CLKH) | パルス幅、TRC_CLK High | 4.13 | ns | |
| DBTR3 | tw(TRC_CLKL) | パルス幅、TRC_CLK Low | 4.13 | ns | |
| DBTR4 | tosu(TRC_DATAV-TRC_CLK) | 出力セットアップ時間、TRC_DATA 有効から TRC_CLK エッジまで | 1.22 | ns | |
| DBTR5 | toh(TRC_CLK-TRC_DATAI) | 出力ホールド時間、TRC_CLK エッジから TRC_DATA 無効まで | 1.22 | ns | |
| DBTR6 | tosu(TRC_CTLV-TRC_CLK) | 出力セットアップ時間、TRC_CTL 有効から TRC_CLK エッジまで | 1.22 | ns | |
| DBTR7 | toh(TRC_CLK-TRC_CTLI) | 出力ホールド時間、 TRC_CLK エッジから TRC_CTL 無効まで | 1.22 | ns | |
図 6-119 トレースのスイッチング特性