JAJSXA1 September 2025 TDP2004-Q1
PRODUCTION DATA
TDP2004-Q1 は、。DisplayPort 2.1 を最大 20Gbps、AC 結合 HDMI2.1 ソースを最大 12Gbps までサポートするよう設計されています。
TDP2004-Q1 のレシーバは、連続時間リニア イコライザ (CTLE) を搭載し、プログラマブルな高周波数での昇圧を実現しています。イコライザは、相互接続媒体 (例:PCB 配線、ケーブル) に起因する符号間干渉 (ISI) によって完全に閉じた入力アイ パターンを開くことができます。TDP2004-Q1 のリニアなデータパスは、送信プリセット信号特性を保持します。高帯域幅で、チャネル間クロストークが少なく、付加ジッタが小さく、反射損失特性が非常に優れた本デバイスは、便利なイコライゼーション機能を備えていることを除いて、リンク内でほとんど受動素子のように振舞います。DisplayPort リンクのトレーニングは、ソース Tx とシンク Rx の間でパッシブ チャネルの一部となるリニア リドライバを使用して効果的に行われます。このリンク トレーニング プロトコルの透過性は、最適な電気的リンクと最短のレイテンシをもたらします。本デバイスのデータ パスは、基板上のすべての電源ノイズに対して高い耐性を示す内部的に安定化された電源レールを使用しています。
また、このデバイスは AC および DC ゲインの変動が小さいため、大容量プラットフォームを展開する際の一貫したイコライゼーションにも対応しています。