JAJSQP3D July 2023 – August 2025 TMS320F28P650DH , TMS320F28P650DK , TMS320F28P650SH , TMS320F28P650SK , TMS320F28P659DH-Q1 , TMS320F28P659DK-Q1 , TMS320F28P659SH-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
「C28x バス コントローラ ペリフェラル アクセス」の表には、C28x の各バス コントローラからペリフェラルおよび構成レジスタへのアクセス性の概要が示されています。ペリフェラルは、個別に CPU1 または CPU2 サブシステムに割り当てることができます (たとえば、ePWM を CPU1 に、eQEP を CPU2 に割り当てることができます)。
| ペリフェラル (バス アクセス タイプ別) | CPU1.DMA | CPU1.CLA1 | CPU1 | CPU2 | CPU2.DMA |
|---|---|---|---|---|---|
| CPU1 または CPU2 に割り当て可能で、セカンダリ コントローラを持つペリフェラル | |||||
| ペリフェラル フレーム 1: - ePWM - SDFM - eCAP - eQEP - CMPSS - DAC - HRPWM |
Y | Y | Y | Y | Y |
| ペリフェラル フレーム 2: - SPI - FSI - PMBus |
Y | Y | Y | Y | Y |
| CPU1 または CPU2 サブシステムに割り当て可能なペリフェラル | |||||
| SCI | Y | Y | |||
| I2C | Y | Y | |||
| DCAN | Y | Y | Y | Y | |
| CAN-FD | Y | Y | |||
| ADC の構成 | Y | Y | Y | ||
| EMIF1 | Y | Y | Y | Y | |
| EPG | Y | Y | Y | Y | |
| USB | Y | Y | Y | Y | |
| UART | Y | Y | Y | Y | |
| EtherCAT | Y | Y | Y | Y | |
| DCC | Y | Y | |||
| ペリフェラルには CPU1 からのみアクセス可能 | |||||
| ペリフェラル リセット、ペリフェラル CPU 選択 | Y | ||||
| GPIO ピンのマッピングおよび構成 | Y | ||||
| アナログ システム制御 | Y | ||||
| リセット構成 | Y | ||||
| セマフォにより一度に 1 つの CPU からしかアクセスできないもの | |||||
| クロックおよび PLL 構成 | Y | Y | |||
| 各 CPU および CLA に独自のレジスタ コピーを持つペリフェラルおよびレジスタ | |||||
| システム構成 (WD、NMIWD、LPM、ペリフェラル クロック ゲーティング) | Y | Y | |||
| フラッシュ構成 | Y | Y | |||
| CPU タイマ | Y | Y | |||
| DMA および CLA トリガ ソース選択 | Y | Y | |||
| ERAD | Y | Y | |||
| GPIO データ | Y | Y | Y | ||
| ADC 変換結果 | Y | Y | Y | Y | Y |