JAJSOW7G September   1994  – July 2022 UC1842A , UC1843A , UC1844A , UC1845A , UC2842A , UC2843A , UC2844A , UC2845A , UC3842A , UC3843A , UC3844A , UC3845A

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. ピン構成および機能
  6. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 標準的特性
  7. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 パルス単位の電流制限
      2. 7.3.2 電流検出回路
      3. 7.3.3 エラー・アンプの構成
      4. 7.3.4 低電圧誤動作防止
      5. 7.3.5 発振器
    4. 7.4 デバイスの機能モード
      1. 7.4.1 通常動作
      2. 7.4.2 低電圧誤動作防止 (UVLO) のスタートアップ
      3. 7.4.3 UVLO ターンオフ・モード
  8. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1 WEBENCH® ツールによるカスタム設計
        2. 8.2.2.2 UC2842A の設計手順
      3. 8.2.3 アプリケーション曲線
  9. 電源に関する推奨事項
  10. 10レイアウト
    1. 10.1 レイアウトのガイドライン
    2. 10.2 レイアウト例
  11. 11デバイスおよびドキュメントのサポート
    1. 11.1 デバイスのサポート
      1. 11.1.1 開発サポート
        1. 11.1.1.1 WEBENCH® ツールによるカスタム設計
      2. 11.1.2 デバイス命名規則
    2. 11.2 ドキュメントのサポート
      1. 11.2.1 関連資料
    3. 11.3 関連リンク
    4. 11.4 Receiving Notification of Documentation Updates
    5. 11.5 サポート・リソース
    6. 11.6 商標
    7. 11.7 Electrostatic Discharge Caution
    8. 11.8 Glossary
  12. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

レイアウトのガイドライン

  • スター・グランド手法を使用する必要があります。
  • 電流ループは、できるだけ短く狭い範囲に維持する必要があります。
  • IC のグランドと電源グランドは、入力バルク・コンデンサのリターン側で接続する必要があります。出力段からの高周波と大電流が信号グランドのパスを流れないよう注意します。
  • 高周波バイパス・コンデンサ (CVCC1) は、VCC ピンと GND ピンとの間で、ピンにできるだけ近い場所に配置する必要があります。
  • 抵抗 RS2 とコンデンサ CF は、電流検出信号用のローパス・フィルタを形成します。CF は、CS および GND ピンのできるだけ近くに配置する必要があります。
  • コンデンサ CVREF は、VREF および GND ピンのできるだけ近くに配置する必要があります。
  • 単層の基板上でウェーブ半田用に配置された SMD 部品を、図 10-1 に示します。複数の層を使用する場合は、相互接続を容易にし、電流ループ領域を減らすため、一部の部品を再配置できます。半田付けプロセスで可能なら、SMD 部品を垂直方向に配置すると、相互接続やループ領域が改善される場合があります。