JAJSE28B October   2017  – August 2018 UCC27710

PRODUCTION DATA.  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 概略回路図
    1.     標準的な伝播遅延の比較
  5. 改訂履歴
  6. 概要(続き)
  7. Pin Configuration and Functions
    1.     Pin Functions
  8. Specifications
    1. 8.1 Absolute Maximum Ratings
    2. 8.2 ESD Ratings
    3. 8.3 Recommended Operating Conditions
    4. 8.4 Thermal Information
    5. 8.5 Electrical Characteristics
    6. 8.6 Dynamic Electrical Characteristics
    7. 8.7 Typical Characteristics
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1 VDD and Under Voltage Lockout
      2. 9.3.2 Input and Output Logic Table
      3. 9.3.3 Input Stage
      4. 9.3.4 Output Stage
      5. 9.3.5 Level Shift
      6. 9.3.6 Low Propagation Delays and Tightly Matched Outputs
      7. 9.3.7 Parasitic Diode Structure
    4. 9.4 Device Functional Modes
      1. 9.4.1 Minimum Input Pulse Operation
      2. 9.4.2 Output Interlock and Dead Time
      3. 9.4.3 Operation Under 100% Duty Cycle Condition
      4. 9.4.4 Operation Under Negative HS Voltage Condition
  10. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
        1. 10.2.2.1 Selecting HI and LI Low Pass Filter Components (RHI, RLI, CHI, CLI)
        2. 10.2.2.2 Selecting Bootstrap Capacitor (CBOOT)
        3. 10.2.2.3 Selecting VDD Bypass/Holdup Capacitor (CVDD) and Rbias
        4. 10.2.2.4 Selecting Bootstrap Resistor (RBOOT)
        5. 10.2.2.5 Selecting Gate Resistor RON/ROFF
        6. 10.2.2.6 Selecting Bootstrap Diode
        7. 10.2.2.7 Estimate the UCC27710 Power Losses (PUCC27710)
        8. 10.2.2.8 Estimating Junction Temperature
        9. 10.2.2.9 Operation With IGBT's
      3. 10.2.3 Application Curves
  11. 11Power Supply Recommendations
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Example
  13. 13デバイスおよびドキュメントのサポート
    1. 13.1 ドキュメントのサポート
      1. 13.1.1 関連資料
    2. 13.2 関連リンク
    3. 13.3 コミュニティ・リソース
    4. 13.4 商標
    5. 13.5 静電気放電に関する注意事項
    6. 13.6 Glossary
  14. 14メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要(続き)

UCC27710には保護機能が組み込まれており、入力がオープンの状態、または最小入力パルス幅の仕様が満たされていない場合、出力はLOWに保持されます。インターロックおよびデッドタイム機能により、両方の出力が同時にオンになることが防止されます。さらに、このデバイスは10V~20Vの広い範囲のバイアス電源電圧を受け付け、VDDおよびHBの両方のバイアス電源についてUVLO保護を行います。

このデバイスは、TIの最先端の高耐圧デバイス・テクノロジで開発され、堅牢な駆動能力、非常に優れたノイズおよび過渡耐性が特長です。これには、入力における大きな負の電圧の許容、高いdV/dt許容、スイッチ・ノード(HS)における広い負の過渡安全動作領域(NTSOA)、インターロックが含まれます。

このデバイスは、1つのグランド基準チャネル(LO)と1つのフローティング・チャネル(HO)で構成され、ブートストラップまたは絶縁電源で動作するよう設計されています。このデバイスは、伝搬遅延が短く、両方のチャネル間で遅延マッチングが非常に優れています。UCC27710で、各チャネルはそれぞれHIおよびLI入力ピンにより制御されます。